Дешифратор
Союз Советскик
Социалистическик
Республик
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
Х АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт, саид-ву (22) Заявлено 231078 (21) 2677153/18-21 с присоединением заявки Йо (23) Приоритет
Опубликовано 28.02.81. Бюллетень М 8
Дата опубликования описания 280?81 (51)М. Кл.э
Н 03 К 13/24
Государственный комитет
СССР по делам изобретений и открытий (53) УДК 621.272 (088. 8) (72) Авторы изобретения
В. С. Балуха, М. Б. Глейзер и И. Д. Шконда (71) Заявитель (84) ДЕШИФРАТОР
Изобретение относится к автоматике и вычислительной технике, в частности к дешифраторам, и может быть использовано в устройствах автоматизированных систем, построенных на ферротранзисторных элементах.
Известен дешифратор, содержащий группы выходных ферротранзисторных ячеек и две ключевые ячейки (1).
Недостатком известного устройства является применение нетиповых ячеек с большим числом обмоток при увеличении числа входов.
Известен дешифратор, содержащий буферный регистр, первые входы которого подключены к выходам предварительного дешифратора, один вход которого подключен к первой шине так-. товых импульсов, а остальные входы соединены с соответствующими входными шинами, вторые входы буферного регистра подключены к шине считывания, и матричный дешифратор $23 .
Однако это устройство не отличается высокой надежностью функционирования иэ-за наличия большого количества ячеек в предварительном дешифраторе.
Цель изобретения — повышение надежности функционирования.
Ноставленная цель достигается тем, что в дешифратор, содержащий буферный регистр, первые входы которого подключены к выходам предварительного дешийратора, один вход которого подключен к первой шине тактовых импульсов, а остальные входы соединены с соответствующими входными шинами, вторые входы буферного регистра подключены к шине считывания, и матричный дешифратор., введены токовый ключ управления и регистр токовых ключей управления, причем третьи входы буферного регистра через токовый ключ
15 управления подключены ко второй шине тактовых импульсов, выходы буферного регистра через регистр токовых ключей управления подключены к первой группе входных шин матричного дешиф20 ратора, вторая группа входных шин которого соединена с соответствующими выходами предварительного дешифратора, На чертеже представлена принципиальная электрическая схема дешифратора.
Дешифратор состоит иэ предварительного дешифратора 1, буферного регистра 2, токового ключа 3 управления, 30 регистра 4 токовых ключей управления
809564 и матричного дешифратора 5. Входами дешифратора являются шины 6-8 прямого кода и шины 9-11 обратного кода.
Шина 12 — установка дешифратора 1 в исходное состояние, шина 13 — управления токовым ключем 3, шина 14 считывания информации с буферного регистра 2.
В качестве дешифратора 1,используется дешифратор на три входа и восемь выходов, буферный регистр 2 выполнен иа ферротранзисториых ячейках, матри- 1 чный дешифратор 5 построен на ферро транзисторных ячейках. Шина установки матричного дешифратора 5 на рисунке .не показана.
Выходы двшифратора 1 соединены 15 через диоды со входом обмоток считывания ячеек матричного дешифратора и входом обмоток записи ячеек буферного . регистра 2, выходы которых соединены с входом токового ключа 3 управления, 2О а выходы ячеек буферного регистра 2 поступают на вход регистра 4 токовых ключей, выходы которых соединены с выходами обмоток считывания ячеек матричного дешифратора 5. 25
Рассмотрим работу дешифратора при поступлении на вход шестиразрядного хода, например 000111.
Входная информация разделяется на две части (000 и 111), каждая иэ которых поступает на вход последователь-З но и отдельно дешифруется предварительным дешифратором 1. По первому такту по шине 12 поступает тактовый импульс, устанавливающий все ячейки дешифратора 1 в исходное состояние, З5 т. е. записывает "1". По первому такту в исходное состояние устанавливается и матричный дешифратор 5.
По второму такту на вход дешифратора 1 поступает первая часть шести- 4р разрядного кода, т. е. код 111 на шины 6-8 прямого кода. В качестве предварительного дешифратора может использоваться пирамидальный двухтактный дешифратор, который при поступлении на вход кода 111; формирует сигнал на выходной шине 7. Сигнал с выхода дешифратора 1 поступает на вход обмотки записи последней ячейки регистра 2, выход которой соединен с выходом токового ключа 3 управления. Одновременно на вход токового ключа 3 управления по шине 13 поступает второй тактовый импульс, ио которому токовый ключ 3 управления открывается и осуществляется запись
"1" в последнюю ячейку буферного регистра 2 °
Формула изобретения дени токовый ключ улравления и регистр токовых ключей управления, при65 чем третьи входы буферного регистра
По третьему такту все ячейки простого дешифратора 1 устанавливаются
s исходное состояние.
По четвертому такту на вход простого дешифратора 1 поступает вторая часть кода 000111 т, е. код 000 по шинам 9-11 обратного кода.
На выходной шине дешифратора 1, обозначенной О, формируется сигнал, соответствующий коду 000, поступающий через диоды на входы обмотки считывания ячеек матричного дешифратора
5. В качестве матричного дешифратора используется матрица, выполненная на ферротранэисторных ячейках. Выходы обмоток ячеек матричного дешифратора соединены с токовыми ключами регистра 4 токовых ключей. Одновременно по четвертому такту на.буферный регистр 2 по шине 14 поступает. импульс считывания. Поскольку в буферном регистре 2 была записана "1" в последней ячейке, то выходным сигналом этой ячейки открывается только последний токовый ключ регистра 4 токовых ключей. При совпадении сигналов от токового ключа и предварительного дешифратора на шине 0 осуществляется считывание с последней ячейки, на выходе .которой формируется сигнал, соответствующий коду 000111.
На этом цикл работы дешифратора заканчивается.
Прн поступлении на вход дешифратора 1 кода 111000 по второму такту в первую ячейку записывается значение кода 000, а по четвертому такту по коду 111 формируется сигнал на выходе ячейки матричного дешифратора
5, соответствующий коду 111000. Аналогично на выходе первой ячейки формируется сигнал, соответствующий коду
000000, а ыа выходе последней ячейки — сигнал, соответствующий коду
111111.
Диоды в дешифраторе используются для исключения взаимного влияния токовых ключей. Ячейки матричного дешифратора являются нагруэочными ячейками предлагаемого дешифратора.
Использование в предложенном дешифраторе токовых ключей позволяет уменьшить количество ячеек по сравнению с известным, так как отпадает необходимость использования второго предварительного дешифратора, что повиаает надежность функционирования
Дешифратор, содержащий буферный регистр, первые входы которого под" ключейы к выходам предварительного дешифратора, один вход которого подключен к первой шине тактовых импульсов, а остальные входы соединены с соответствующими входными шинами, вторые входы буферного регистра подключены к шине считывания, и матричный дешифратор, о т л и ч а ю— шийся тем, что, с целью. повышения надежности функционирования, вве809564 Ю g gç л
Составитель Л. Багян
Редактор Н. Кешеля ТеХРеД М.Коштура Корректор Г. Решетник
Тираж 999 Подписное
BHHHHH Государственного комитета СССР по делам иэобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 череэ токовый ключ управления подключены ко второй шине тактовых импульсов, выходы буферного регистра черЕз регистр токовых ключей управления подключены к первой группе ,входных шин матричного дешиАратора, вторая группа входных шин которого соединена с соответствующими выходами предварительного дешифратора.
Источники информации, принятые во внииание при экспертизе
1. Авторское свидетельство СССР
Р 508926, кл. Н 03 К 13/24, 03.01.77.
2. Гурвич E. И. и др. Феррртранзисторные элементы и их применение в цифровых автоматических устройст-вах. М.-Л., ГХИ, 1963, с. 101-102,(прототип).


