Устройство для перевода чисел из системы остаточных классов в полиадическую
1111 605209
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
1 г
;. .1
1 ;,:, -;-; ° -,.-,, гсе с ° ° с 1ki ) t P ;
1 (61) Дополнительное к авт. свид-ву (22) Заявлено 05.01.77 (21) 2439064/18-24 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано 30.04.78. Бюллетень № 16 (45) Дата опубликования описания 21.04.78 (51) М. Кл з G 06F 5/02
Государственный комитет
Совета Министров СССР по делам изобретений н открытий (53) УДК 681.327(088.8) (72) Авторы изобретения
М. Г. Факторович и 1О. Д. Полисский (71) Заявитель
Научно-исследовательский и опытно-конструкторский институт автоматизации черной металлургии (54) УСТРОЙСТВО ДЛЯ ПЕРЕВОДА ЧИСЕЛ ИЗ СИСТЕМЫ
ОСТАТОЧНЫХ КЛАССОВ В ПОЛИАДИЧЕСКУЮ
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах автоматики и ЭВМ, работающих в системс остаточных классов.
Известно устройство для перевода чисел из системы остаточных классов (СОК) в полнаднчсскую, содержащее входной и выходной регистры, логические блоки и пирамиду. матриц (lj.
Однако такое устройство имеет, недостаток, закл1очающийся в его сложности.
Извес1но 1акже наиболее близкое по технической сущности к изобретению устройство для перевода чисел из системы остаточных классов в полиаднческую, содержащее входной регистр, выход первого разряда которого соединен с входом первого разряда выходного регистра, блок хранения констант, сумматоры по одному на каждый разряд выходного регистра, кроме первого; выходы сумматоров соединены с входами соответствующих разрядов выходного регистсра (2).
Недостатком его является сложность построения блока хранения констант, содержа/2(/с — 1) щего чисел, где /т — число оснований
2 систем ы остаточ ных кл ассов.
Цель изобретения — упрощение устройства.
Это достигается тем, что в него .введены преобразователи прямого кода в дополнительны11 код н дешифраторы по одному на каждыи разряд Выходного регистра, кроме первого, о iui. i множення по одному на каждый разряд Выходного регистра, кроме первого и б второго. Выходы блоков у множсния подключ,.:ны к Ilср Вым Входам соотВе гстВу Iощих преобразователей прямо1о кода В дополнитель,ныи код, Вторые Входы которы.; соединены с
BbI OiO.51 1/ЕрВОГО раЗряда, ВХОДНОГО рЕГИСтра, 10 а bblxUJbi преооразователей прямого кода в
ДО!IОЛНlс1С.!ЬНЫй КОД вЂ” К ПЕРВЫМ ВХОДаМ iCOотвстству ющнх дсшнфраторов, Вторые входы которых соединены с вы: одами соответствующих разрядов Входного регистра. Выходы дс15 шифраторов coe IIIIOBbI с входамн сумматоров, вы: о сумматора каждого разряда — с первымн Входамн блоков умножения последующих разрядов, вторые входы которы.; связаны с выходам« олока ранения констант.
20 Схема устройства представлена на чертеже.
Она содержит входной регистр 1, преобраЗОВатСЛН 2 ПряМОГО КОда В дОдОЛНнтЕЛЬсНЫй код, дсшнфраторы 3, суммагоры -4, блоки 5
„, IiHO кения, Оло1 6 1IBII IIII51 I OIIC1 BH i, BbIXOp, 5 ной регистр 7.
При описанщ; работы устройства используются следующие обозначения: P, — модули сс системы счисления; Р= (О, «1," Р;) диапазон
30 с 1
605209
Редактор И. Грузова
Заказ 519/1Б Изд. Ме 395 Тираж 841
НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное типография, пр. Сапунова, 2
Составитель В. Буриев
Тсхрсд А. Камышникова
1коррскто1гьк Л. Орлова и И. Позняковская


