Устройство для преобразования кода системы остаточных классов в позиционный код
ОП ИСАЙИ Е
ИЗОБРЕТЕН Ия
It АВТОРСКОМУ СВИДНВЛЬСТВМ (61} Доцолнительное к авт. свид-ву (11) 594500
Соаоз Советских
Социалистических
Республик (5i) M. Кл.
Ст 06 f 5/02 (22) Заявлено 21.05,76 (21) 2361687/18 24 с присоединением заявки №
Гасудерстваннай намнтет
Сааата а1нннстрав СССР аа делам нзааретеннй и аткрапнй (23} Приоритет (43) Опубликовано 25,02.78. Бюллетень № 7 (45} Дата опубликования описанняЯ5;0333,. (53) УДК 681.327 (088.8) (72) Авторы изобретения
Л. Н. Костяшкин, В. 9. Остряков, В. 5..Гыпевич и В. A. Фропов (71) Заявитель
Рязанский ра жотехннческий институт (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ КОДА
СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
В позиционный код, Изобретение относится к вычислительной технике и предназначено для преобразования кода системы остаточных классов (COK), характеризующейся малыми величинами приращений за время между двумя соседними преобразованиями кодов, в позиционный код.
Известно устройство для преобразования чисел из кода системы остаточных классов-в двоичный код, содержащее многовходовую схему И и по числу оснований СОК суммирующие счетчики, приемные регистры остатков, схемы
-сравнения и блок управления 11).
Недостатком устройства является независимость числа тактов преобразования от величины приращения преобразуемого кода системы остаточных классов, что приводит к непроизводительным затратам времени и аппаратуры при малых величинах приращений кодов.
Наиболее близким техническим решением к предложенному является устройство для преобразования кода системы остаточньгх классов в позиционный код, содержащее регистры, группы элементов И; первый дешифратор (2j.
Недостатком является низкое быстродействие устройства из-за. сложности пирамиды матриц.
Цель изобретения — повышение быстродействия устройства.
2 т
Это достигается тем, что в устройство введены сумматор-накопитель, вычигатель, второй н третий дешифраторы, йоды которых через соответствующие регистры соединены с выходамн элементов И первой н- второй групп, первые входы которых соединены с информационным входом устройства, а вторые входы соответственно с первый и вторым управляющими входами устройства, выходы второго и третьего дешифраторов соединены с входами вычнтателя, l0 выход которого соединен с первыми входами элементов И третьей и четвертой групп, вторые входы которых соединены соответственно с третьим и четвертым управляющими входами устройства, выходы элементов И третьей и четвертой групп соединены через первый деи нфратор с входом сумматора-накопителя, выход которого является выходом устройства.
На чертеже дана структурная схема устройства.
Оно содержит четыре группы элементов И 1, 2, 3 и 4, вычитатель 5, два регистра 6 и 7, три дешифратора 8, 9 и 10, сумматор-накопитель
11, информационный вход 12 устройства, четыре управляющих входа устройства 13, 14, 15 и
16 и выход устройства 17.
Устройство работает следующим образом.
594500 ормула изйбретения
Сост а в и тел ь 8. Бу роев
Тех ред О. Луговая . .орректор Л. Небола
Тираж 826 Подпнсиое
Редактор Н. Разумова
Заказ 839/48
ПНИИПИ Государственного комитета Совета Министров СССР но делам изобретений и открытий
i!3035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал П П П «Патент», г. Ужгород, ул. Проектная, 4
Прн его.включеннн в сумматоре-накопнтеле
I I устанавливается начальное, заранее известное значение результата в позиционном коде (NU- (щ где (N,(— значения i-го числа, полученного в позиционном коде; (Ni(, — — значение i ãî числа в снстеме остаточных классов.
Первым тактирующим импульсом по первому н второму управляющнм входам устройства
I,3 н 14 через первую н вторую группы элементов И 1, 2 с информационного входа 12 в регистры б, 7 запнсывается начальное значение (N n- i ),» . С регистра 6 через второй дец нфратор 8 первое число подается на вычитатель 5.
С регистра 7 через третий дешифратор 9 то же самое число подается на вычитатель 5.
Вторым тактирующим импульсом открывается третк.я группа элементов И 3 н разность, равная нулю, прибавляется к содержимому сумматора-накопителя 11.
Третьим тактом новое текущее значение записывается на регистр 7.
Четвертым тактом открывается четверТая группа элементов И 4, разность кодов подается на первый дешифратор IO, после чего сннмаемое прнращенне алгабранчески суммнруется со значением (N> 1„е, записываемым в сумматоре-накопителе 11. Разность с вычнтателя 5 поступает на третью и четвертую группы элементов
И 3, 4, которые обеспечивают перекоммутацию результата в соответствии с переменной порядка записи в регистрах б, 7 текущего N и предыдущего N> - значений кода. Полученный с первого дешнфратора 1О:результат в позиционной системе алгебранческн суммнруется с содержимым сумматора накопителя l I „образуя текущее значенне результата в позиционном коде.
В следующих циклах преобразования рассмотренные процессы в целом повторяются,.за нсключеннем того, что первый тактирующий сигнал будет подаваться только на первый управляющий вход 13. Текущее позиционное значение кода будет выдаваться «а втором н чет вертом та кт а х.
Использование предлагаемого устройства в преобразовании кодов системы остаточных классов, характеризующихся малыми величннами приращений, позволяет повыснть скорость преобразования за счет упрощения пирамиды матрн и,.
Устройство для преобразования кода снстемы остаточных классов в позиционный код, содержащее регистры, группы элементов И, первый дешифратор, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены сумматор-накопитель, вычнтатель, второй н третий дешнфраторы, входы которых через соответствующие регистры соединены с выходамн элементов И первой и второй групп, первые входы которых соединены с ннформационным входом устройства, а вторые входы — соответственно с первым н вторым управляющими входами устройства, выходы второго н третьего дешнфраторов соединены с входами вычитателя, выход которого соединен с первыми входами элементов И третьей н четвертой групп, вторые входы которых соединены соответственно с третьим н четвертым управляющими входами устройства, выходы элементов
И третьей и четвертой групп соединены через
ЗО первый дешифратор с входом сумматора-накопнтеля, выход которого является выходом устройства, Источники информации, принятые во вннманне прн экспертизе:
М I. Авторское свидетельство СССР № 466506, кл. Ci 06 F 5/00, 15.08.72, 2. Авторское свидетельство СССР № 239660 кл. 0 06 F 5/02, 02.01,68.

