Ячейка однородной структуры

 

О П И С А Н И Е 00 588ф41

ИЗОБРЕТЕН И Я

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союэ Саветскик

Сокиалистическик

Республик »» »Ф» (51) М. Кл 2 G 06F 7»»00 (61) Дополнительное к авт. свид-ву (22) Заявлено 13.12.74 (21) 2083419f18-21 с присоединением заявки ¹

Совета Мииистров СССР па днам иэобретений

H открытий (53) УДК 621.316.56 (088.8) (43) Опубликовано 15.01.78. Бюллетень № 2 (4)) Дага опубликования оп,сания 01.02.78 (72) Авторы изобретения

A. И. Гостев, А. М. Козырь, В. В. Рейхер (71) Заявитель

Московский Ордена Ленина авиационный институт им. Серго Орджоникидзе (54) ЯЧЕЙКА ОДНОРОДНОЙ СТРУКТУРЫ

ГосУдаРственный комитет (23) Приоритет

Изобретение относится к области автоматики и вычислительной техники.

Известны ячейки однородной структуры, содержащие шины опорных и тактовых сигналов, ключи, входы которых соединены с шинами настройки ячейки, и смеситель (1).

К недостаткам известного устройства относится низкое быстродействие функционирования.

Наиболее близким техническим решением к данному изобретению является ячейка однородной структуры, содержащая две шины опорных сигналов, две шины тактовых сигналов, четыре ключа, один вход каждого из которых соединен с соответствующей шиной настройки ячейки, первый смеситель, входы которого соединены с информационными входами ячейки, второй смеситель, два фильтра и частотный триггер, выход которого соединен с информационными выходами ячейки (2).

Известное устройство имеет низкое быстродействие функционирования.

С целью повышения быстродействия ячейки однородной структуры в ней второй вход первого ключа соединен с первой шиной опорных сигналов, второй вход второго ключа подключен к второй шине опорных сигналов, а выходы первого и второго ключей объединены и соединены с одним из входов первого смесителя, выход которого подключен к входу первого фильтра, выход последнего соединен с одним из входов второго смесителя, второй вход которого соединен с второй шиной опорных сигналов, а выход — с входом второго

5 фильтра, выходом подключенного к одному из входов частотного триггера, второй вход которого соединен с объединенными выходами третьего и четвертого ключей, второй вход третьего ключа соединен с первой шиной так10 товых сигналов, а второй вход четвертого ключа соединен с второй шиной тактовых сигналов.

На чертеже представлена функциональная схема ячейки однородной структуры.

15 Предлагаемая ячейка однородной структуры содержит шины 1 и 2 опорных сигналов, шины 3 и 4 тактовых сигналов, ключи 5 — 8, один вход каждого из которых соединен с соответствующей шиной 9 — 12 настройки ячей20 ки, смеситель 13, входы которого соединены с информационными входами 14 ячейки, смеситель 15, фильтры 16 и 17, частотный триггер 18, выход которого соединен с инфорivIBIIHoHHbIMH выходами 19 ячейки. Второй

25 вход ключа 5 соединен с шиной 1 опорных сигналов, второй вход ключа 6 подключен к шине 2 опорных сигналов, а выходы ключей

5 и 6 объединены и соединены с одним из входов смесителя 13, выход которого подклю30 чен к входу фильтра 16, выход последнегс

588541 соединен с одним из входов смесителя 15, второй вход которого соединен с шиной 2 опорных сигналов, а выход — с входом фильтра

17, выходом подключенного к одному из входов частотного триггера 18, второй вход которого соединен с объединенными выходами ключей 7 и 8, второй вход ключа 7 соединен с шиной 3 тактовых сигналов, а второй вход ключа 8 соединен с шиной 4 тактовых сигналов.

Функционирование ячейки однородной структуры осуществляется следующим образом.

В исходном состоянии на шины 9 — 12 настройки ячейки разрешающие потенциалы не поступают, в результате чего ключи 5—

8 разомкнуты, а частотный триггер 18 находится в невозбужденном состоянии. На смеситель 15 с шины 2 опорных сигналов подается сигнал, частота которого соответствует логическому нулю, а на шину 1 опорных сигналов подается сигнал с частотой, соответствующей логической единице. На шины 3 и 4 тактовых сигналов подаются соответственно тактирующие сигналы первого и второго тактов, а на шины 11 и 12 настройки подаются разрешающие потенциалы, ключи 7 и 8 открываются, и на частотный триггер 18 поступают тактовые сигналы с шины 3 или 4 тактовых сигналов.

В зависимости от сигналов на информационных входах 14 ячейки и потенциалов на шинах 9 и 10 настройки ячейки на входе частотного триггера 18 присутствует сигнал, частота которого соответствует логическому нулю или единице. При наличии сигнала на одном информационном входе 14 и разрешающего потенциала на шине 10 настройки ячейка реализует функцию передачи информации.

При наличии сигналов на нескольких информационных входах 14 и разрешающего потенциала на шине 10 настройки ячейка реализует переключательную функцию ИЛИ.

При наличии сигнала на одном информационном входе 14 и разрешающего потенциала на шине 9 настройки ячейка реализует переключательную функцию НЕ. Далее при наличии сигналов на нескольких информационных входах 14 и разрешающего потенциала на шине 9 настройки ячейка реализует переключательную функцию И вЂ” НЕ. Если на двух

50 информационных входах 14 подаются сигналы, а на шины 9 и 10 настройки поступают разрсшающие потенциалы, то ячейка реализует переключательную функцшо (сумма по

mod 2). При подаче запрещающих потенциалов на шины 11 и 12 настройки, между информационными входами 14 и информационными выходами 19 связь отсутсгвует. При подаче разрешающих потенциалов на шины

9 и 10 настройки ячейка реализует функцию генератора constant 1.

Формула изобретения

Ячейка однородной структуры, содержащая две шины опорных сигналов, две шины тактовых сигналов, четыре ключа, один вход каждого из которых соединен с соответствующей шиной настройки ячейки, первый смеситель, входы которого соединены с информационными входами ячейки, второй смеситель, два фильтра и частотный триггер, выход которого соединен с информационными выходами ячейки, отличающаяся тем, что, с целью повышения быстродействия, второй вход первого ключа соединен с первой шиной опорных сигналов, второй вход второго ключа подключен к второй шин;. опорных сигналов, а выходы первого и второго ключа объединены и соединены с одним из входов первого смесителя, выход которого подключен к входу первого фильтра, выход последнего соединен с одним из входов второго смесителя, второй вход которого соединен со второй шиной опорных сигналов, а выход — с входом второго фильтра, выход которого подключен к одному из входов частотного триггера, второй вход которого соединен с объединенными выходами третьего и четвертого ключей, второй вход третьего ключа соединен с первой шиной тактовых сигналов, а второй вход четвертого ключа соединен со второй шиной тактовых сигналов.

Источники информации, принятые во внимание при экспертизе

1. Э. В. Евренров, Ю. Г. Косарев. Однородные универсальные системы высокой производительности, Наука, Новосибирск, 1966. с. 146.

2. Авторское свидетельство СССР Ао 415659 кл. G 06F 7/00, 21.04.72.

588541

Составитель В. Чачанидзе

Корректор Н. Федорова

Рсдактор T. Янова

Техред И. Карандашова

Подписное

Типография, пр. Сапунова, 2

Заказ 2915/13 Изд. № 1043 Тираж 818

НПО Государственного комитета Совста Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

1 г з

Ячейка однородной структуры Ячейка однородной структуры Ячейка однородной структуры 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике, в частности к специализированным устройствам для обработки массивов информации в реальном масштабе времени, и может быть использовано в автоматизированных системах обработки изображений

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к специализированным средствам вычислительной техники и предназначено для использования в стохастических вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и моделирующих устройствах, использующих вероятностные принципы представления и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова
Наверх