Устройство для возведения в степень

 

ОПИСАНИЕ

Союз Советских

Социалистических

Республик (11) 587467.ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 0706.76 (21) 2369073/18-24 (51) М. Кл.

& 06 У 7/38 с присоединением заявки №

Говтднратванный навнтвт

Соввтн втнннатров СССР но двлаа нзабрвтвнвй н отнрытнй (23) Приоритет (43) Опубликовано 0501..78Бтоллетеиь М 1 (БЗ) УДК 681. 325 (088.8) (45) Дата опубликования описания 0.20278 (72) Автор изобретения

Н ° Р. Карпов

P3) Заявитель (54) УстРОЙстВО ДлЯ ВОЭВеДениЯ В степень

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам формирования цифровых отсчетов, пропорциональных целой степени числа, представляемого число-импульсным кодом.

Известно устройство для возведения в степень число-mmyaxcHoro rcopa,ñoдержащее счетчик, сумматор, элемент задержки, триггер и элементы И и . 10 итти (1) ..

Известно также устройство для возведения в степень, содержащее счетчики, удвоитель частоты, одновибратор, распределитель импульсов, группу эле- ts ментов И и элемент задержки (2j.

Однако для этих устройств характерны сложность конструктивной реализации и узкие функциональные возмож-. ности, в частности, они позволяют 20 формировать цифровые отсчеты, пропорциональные только квадрату входного сигнала.

Наиболее близким по технической сути к изобретению является устройствох5 для возведения в степень, содержащее счетчик, подключенный .суммирующим входом к выходу первого элемента И, соединенного первым входом с выходом генератора управляемой частоты, а вто- 8О рым входом - c выходом триггера и первым входом второго элемента И,подключенного вторым входом к выходу генератора импульсов, причем первый вход триггера соединен с входом элемента задержки, подключенного первым выходом к первым входам группы элементов И, выходы которых соединены с выходом устройства, а вторые входы подключены к поразрядным. выходам счетчика, соединенного входом обнуления с вторым выходом элемента задержки (3j. Однако для этого устройства также характерны конструктивная сложность и .по. ниженная точность вычислений, обусловленные необходимостью введения дополнительного входного преобразователя форма представления информации при возведении в степень число-импульсных кодов, а также узкие функциональные возможности устройства, поскольку оно позволяет формировать выходные сигналы, пропорциональные только квадрату входного сигнала.

Цель изобретения - упрощение устройства и повышение точности вычислений.

Для этого устройство. включает блок интеграторов, дешифратор нуля и реверсивный счетчик, подключенный разряд587467

Формула изобретения ными выходами через дешифратор нуля к входу элемента задержки, вычитающим входом-к выходу второго элемента И, а суммирующим входом — к входу устройства и второму входу триггера, выход 6 которого через блок интеграторов подключен к входу генератора управляемой частоты.

На чертеже изображена структурная схема устройства. 30

Устройство содержит триггер 1, блок 2 интеграторов, генератор 3 импульсов, элементы И 4, 5, генератор 6 управляемой Частоты, реверсивный счетчик 7, дешифратор 8 нуля, элемент 9 )5 задержки, счетчик 10, группу элементов И 11.

Устройство работает следующим образом. 20

Входной число-импульсный сигнал и((То) в виде серий импульсов, следующих с периодом повторения То, поступает на суммирующий вход реверсивного счетчика 7 и второй вход триггера 1.

Первый импульс из очередной серии п((Т„)переводит триггер 1 в единичное состояние, при котором открывается элемент И 4, соединяющий выход генератора 3 импульсов с вычитающим вхо- 30 дом реверсивного счетчика 7.

Таким образом за (-ый цикл работы на суммирующий вход счетчика 7 посту пит число импульсов, равное И п((Тн), 38 а на нычитающий вход — число Я =

Т „(i To) где фн следонаййя импульсов генератора 3, О,„ (j То) - время пребывания триггера 1 н единичном состоянии, ко- 40 торое определяется интервалом времени от первОго импульса очередной серии входных импульсов до момента наступления равенства Nt N, фиксируемого дешифратором нуля 8, т.е.

TLLhi (i Tel = î

Выходной импульс триггерами 7 „(iTO) одновременно открывает элемент И 5, 60 соединяющий выход генератора 6 управляемой частоты с нходом счетчика 10, и запускает блок 2 интеграторов, содержащий S последовательно соединенных интеграторов, на выходе которого фор- 88 мируется напряжение U È)=K t где К„„ — коэффициент передачи блока 2.

Это напряжение управляЕт частотой следования импульсов генератора б,пос- 60 тупающих «а вход счетчика 10. За интервал времени Т „ ((То) .н счетчике

10 будет зафиксировано число, равное

К(i То) Киу КГ 4 (s x) о где К„ о- коэффициент передачи генератора 6. Таким образом, на ныходе счетчика 10 формируется код, пропорциональный (S I ) степени входного число импульсного сигнала rl(iТо) .

Выходной код счетчика 10 передается на выход устройства с помощью группы элементов И 11, управляемых выходным импульсом дешифратора нуля 8, задержанным элементом задержки 9. После дополнительной задержки этот же импульс производит обнуление счетчика 10, подготавливая его к следующему (с+10) циклу работы.

Устройство для возведения в степянь содержащее счетчик, подключенный .суммирующим нходом к выходу первого элемента И,соединенного первым входом с выходом генератора управляемой частоты, а вторым входом — с выходом триггера и первым входом второго элемента И, подключенного вторым входом к выходу генератора импульсов, причем первый вход триггера соединен с входом элемента задержки, подключенного первым выходом к первым вхбдам группы элементов

И, выходы которых соединены с выходом устройства, а нторые входы подключены к поразрядным выходам счетчика, соединенного входом .обнуления с вторым выходом элемента задержки, о т л и ч аю.щ е е с я тем, что, с целью упрощения устройства и повышения точности вычислений, н неГо введены блок интеграторов, дешифратор нуля и реверсинный счетчик, подключенный разрядными выходами через дешифратор нуля к входу элемента задержки, вычитающим входом — к выходу, второго элемента И, а суммирующим входом — к входу устройства и второму входу триггера, выход которого через блок интеграторов подключен к входу генератора управляемой частоты.

Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство СССР.

Р 397907,кл.G 06 P 7/38, 1971.

2. Авторское:свидетельство СССР.

Р 438989,кл.6 06 F 7/39, 1972.

3.Заявка Р2175635/24,кл.606 J 3/00, 1975, по которой принято решение о вы-даче авторского свидетельства.

587467

Составитель С.Казинов

Редактор И.Марховская Техред С. Беца Корректор Н.Тупица

Заказ 136/37 Тираж 826 Подписное ццИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г.Ужгород, ул. Проектная, 4

Устройство для возведения в степень Устройство для возведения в степень Устройство для возведения в степень 

 

Похожие патенты:

Изобретение относится к системам связи между главной и подчиненными станциями

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных

Изобретение относится к области вычислительной техники и предназначено, в частности, для цифровой обработки массивов данных в реальном масштабе времени

Изобретение относится к электронно-вычислительной технике

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании радиоэлектронной аппаратуры, автоматизированных систем управления и средств электронной вычислительной техники

Изобретение относится к системам обработки данных, которые осуществляют арифметические операции
Наверх