Устройство пропуска на выход п-го импульса
(п) 52352I
ОnИСАНИЕ
ИЗОБРЕТ ЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Сыа Свввтскик
Социалистических
Республик ф ь- (61) Дополнительное к авт. свид-ву (22) 3 аявлено 20.11.69 (21) 1376963/09 с присоединением заявки № (23) Приоритет
Опубликовано 30.07.76. Бюллетень № 28
Дата опубликования описания 13.08.76 (51) М Кл з Н 03К 5/13
Государственный комитет
Совета Министров СССР по делам изобретений н открытий (53) УДК 621.374.44 (088.8) (72) Автор изобретения и (71) заявитель
В. И. Турченков (54) УСТРОЙСТВО ПРОПУСКА НА ВЫХОД и-ro ИМПУЛЬСА
Изобретение относится к устройствам автоматики, обеспечивающим деление частоты в и раз с точной синхронизацией выходного импульса по времени с входным импульсом.
Известны устройства пропуска на выход и-го импульса, содержащие делитель частоты и клапан, один вход которого соединен с источником входных импульсов.
Однако эти устройства не могут пропускать на выход импульсы большой длительности и не могут производить селекцию и-го импульса при изменяющейся частоте генератора входных импульсов.
Цель изобретения — расширение функциональных возможностей устройства пропуска на выход n-ro импульса.
Эта цель достигается тем, что устройство содержит интегратор, выход которого соеди нен с другим входом клапана, вход — с выходом делителя частоты, а выход клапана соединен с входами перевода делителя частоты и интегратора в исходное состояние.
На чертеже изображена структурная электрическая схема предложенного устройства.
Устройство содержит источник 1 входных импульсов, соединенный с входом делителя 2 частоты и с одним из входов клапана 3, к второму входу которого подключен: выход схемы задержки переднего фронта входного сигнала, выполненной, например, на интеграторе 4, вход которого соединен с выходом делителя 2 частоты. Выход клапана 3 соединен с входами перевода в исходное состояние интегратора 4 и делителя 2.
На выходе делителя 2 частоты формируется .сигнал на n — 1-ом импульсе, который после интегратора 4 поступает спустя время, большее максимально возможного времени длиTcJIbHocTH входного IMHNJIhcB, HH sxojI 5 клапана 3.
Таким образом, разрешающее напряжение на входе 5 клапана 3 формируется в промежутке между задним фронтом каждого и —
1-го импульса и передним фронтом и-ro импульса.
Без иокажения во времени и импульс проходит на выход клапана 3 и возвращает в ис20 ходное состояние делитель 2 частоты и интегратор 4.
При возврате интегратора 4 в исходное состояние на входе 5 клапана 3 будет отсутствовать разрешающее напряжение на пропуск
25 импульсов, поступающих на вход 6 последующих импуJIbcoB.
При достижении (2n — 1) -ro импульса вновь формируется сигнал на выходе делителя 2 частоты, и при 2 и-ом импульсе ma выходе
30 клапана 3 вновь появляется импульс и т. д.
М3621
Формул а изобретения
Составитель В. Турченков
Редактор Н. Суханова Техред Т. Курилко Корректоры: А. Николаева и В. Яковлева
Заказ 1788/13 Изд. № 1531 Тираж 1029 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Устройство пропуска:на выход и-ro импульса, .содержащее делитель частоты и клапан, один вход которого соединен с источником входных импульсов, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных воз4 можностей, оно содержит интегратор, выход которого соединен с другим входом клапана, вход — с выходом делителя частоты, а выход клапана соединен с входами перевода дели5 теля частоты и интегратора в исходное состояние.

