Устройство для задержки сигналов
Изобретение относится к области импульсной техники. Достигаемый технический результат - упрощение устройства и снижение уровня его помехоизлучаемости. Устройство для задержки сигналов содержит трехразрядный двоичный счетчик 1 импульсов, двунаправленные ключи 2, 3, 4, коммутирующие узлы 5, 6, 7, резистор 8, плюсовую шину 9 питания, общую шину 10 питания, выход 11, тактовый вход 12, вход 13 начальной установки. Технический результат достигнут введением двунаправленных ключей 2, 3, 4, резистора 8 и новых связей между элементами. 1 ил.
Изобретение относится к области импульсной техники.
Известно устройство сравнения кодов (см. книгу И.Н. Букреева и др. Микроэлектронные схемы цифровых устройств. М. Радио и связь, 1990, с. 295, рис. 7.13), построенное на основе базовой схемы полусумматора, которое совместно с двоичным счетчиком импульсов может быть использовано для получения задержки сигналов. Устройство содержит полусумматоры по числу разрядов сравниваемых чисел A и B, первые входы которых соединены с соответствующими разрядами числа A (a1, а2,an), вторые с соответствующими разрядами числа B (b1, b2,bn). Устройство содержит также логический элемент ИЛИ и инвертор. Выходы полусумматоров разрядов соединены с входами логического элемента ИЛИ, выход которого соединен с входом инвертора. Выходы логического элемента ИЛИ и инвертора являются соответственно прямым и инверсным выходами устройства. Недостатком описанного устройства является его сравнительная сложность, связанная с использованием в качестве элементов сравнения полусумматоров. Известно устройство для задержки импульсов (см. авторское свидетельство СССР N 951677 от 22.07.80, кл. H 03 K 5/13, устройство для задержки импульсов, автор П. Н.Смирнов, опубл. 15.08.82, БИ N 30), содержащее N-разрядный двоичный счетчик импульсов, тактовый вход которого подключен к тактовому входу устройства, N-1 первых коммутирующих узлов, второй коммутирующий узел, распределитель, дешифратор, вход начальной установки и выход. Каждый первый коммутирующий узел содержит один подвижный и два неподвижных контакта, соединенных соответственно с первыми входами дешифратора и прямыми и инверсными выходами соответствующих 1.N-1 разрядов двоичного счетчика импульсов. Второй коммутирующий узел содержит один подвижный контакт, соединенный с вторым входом дешифратора, и неподвижные контакты по числу выходов распределителя, при этом неподвижные контакты соединены с соответствующими выходами распределителя, тактовый вход которого соединен с выходом двоичного счетчика импульсов. Выход дешифратора является выходом устройства. Входы начальной установки двоичного счетчика импульсов и распределителя импульсов объединены между собой и соединены с входом начальной установки устройства. Недостатками устройства являются его большая сложность и высокий уровень помехоизлучаемости. Сложность устройства обусловлена использованием в его составе коммутирующих узлов с переключающими контактами, а также использованием как прямых, так и инверсных выходов разрядов двоичного счетчика импульсов. Высокая помехоизлучаемость устройства обусловлена тем, что коммутирующие узлы осуществляют переключение импульсных высокочастотных цепей схемы. Поскольку конструктивно коммутирующие узлы, как правило, бывают удалены от печатных плат, на которых смонтированы счетчик, дешифратор, распределитель, связь между коммутирующими узлами и указанными функциональными блоками осуществляется сравнительно длинными линиями связи; при наличии на указанных линиях импульсных сигналов, формируемых на выходах двоичного счетчика импульсов, коэффициент взаимоиндукции (Mсв) между этими линиями может быть достаточно велик для появления в линиях связи импульсных паразитных наводок (Uпар), приводящих к сбою устройства ( Uпар=











Формула изобретения
Устройство для задержки сигналов, содержащее двоичный счетчик импульсов, тактовый вход которого подключен к тактовому входу устройства, коммутирующие узлы по числу разрядов двоичного счетчика импульсов и выход, отличающееся тем, что в него введены двунаправленные ключи по числу разрядов двоичного счетчика импульсов и резистор, каждый коммутирующий узел состоит из двух контактов, управляющие входы двунаправленных ключей соединены с соответствующими инверсными выходами разрядов двоичного счетчика импульсов, двунаправленные ключи и контакты коммутирующих узлов, соответствующие разрядам с одинаковым весом, соединены в последовательные цепи, одни из концов которых объединены и подключены к общей шине питания, другие объединены и являются выходом устройства, который через вышеупомянутый резистор соединен с плюсовой шиной питания устройства.РИСУНКИ
Рисунок 1
Похожие патенты:
Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники
Линия задержки // 2100900
Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники
Следящая линия задержки // 2085026
Изобретение относится к области связи и радиотехники, в частности к электронным схемам управления в системах передачи информации
Формирователь импульсов // 2074511
Изобретение относится к импульсной технике и может быть использовано в автоматизированных системах управления стендовыми испытаниями энергодвигательных установок в качестве формирователя управляющих высокостабильных импульсов в широком диапазоне длительностей
Устройство задержки // 2071169
Изобретение относится к области электроники и может быть использовано в системах автоматического управления технологическими процессами
Устройство для коррекции фазы // 2058665
Ждущий формирователь импульсов // 2047939
Изобретение относится к дискретной импульсной технике, а именно к формирователям интервалов времени высокой точности на структурах, использующих счет по произвольному модулю с постоянным шагом в соответствии с числовыми значениями управляющих кодов, и может быть использовано в аппаратуре электронной автоматики, связи, управления подвижными объектами, локации и контрольно-измерительной техники, например, в имитаторах задерживаемых сигналов
Фазовый синхронизатор // 2044403
Устройство для задержки импульса // 2028722
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники для задержки логических сигналов
Устройство синхронизации // 2110144
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике
Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники
Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления
Устройство синхронизации импульсов // 2238610
Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Изобретение относится к импульсной технике и может быть использовано при построении различных цифровых устройств
Устройство для формирования импульсов // 2248089
Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения
Устройство для формирования импульсов // 2256288
Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности