Цифровое уравновешивающее устройство автоматического компенсатора
ОП " А Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
< >47!54!
Союз Советских
Сониалистических
Республик (61) Дополнительное к авт. свид-ву— (22) Заявлено 04.12.73 (21) 1970651/18-10 с присоединением заявки— (23) Приоритет—
Опубликовано 25.05.75. Бюллетень ¹ 19
Дата опубликования описания 10.02.76 (51),Ч. Кл. 6 01г 17/20
Государственный комитет
Совета Министров СССР ао делам изобретений и открытий (53) УДК 621.317.727.2 (088.8) (72) Авторы изобретения
О. В. Курихин и А. И. Пантелеева (71) Заявитель (54) ЦИФРОВОЕ УРАВНОВЕШИВАЮЩЕЕ УСТРОЙСТВО
АВТОМАТИЧЕСКОГО КОМП ЕНСАТОРА
IR — R)I а, где R
Изобретение относится к измерительным электрическим приборам с автоматической компенсацией и предназначено для контроля многоэлементных резисторов.
Известны цифровые уравновешивающие устройства автоматических компенсаторов с поразрядным уравновешиванием, содержащие распределитель импульсов, схемы совпадения, ячейки памяти и ключи, управляющие набором уравновешивающих сопротивлений. С помощью подобных устройств измеряют величину сопротивления резисторов, в том числе и многоэлементных.
Однако при контроле многоэлементных резисторов помимо измерения сопротивления каждого элемента появляется необходимость в дополнительных сведениях, например в процентном отклонении сопротивления отдельного элемента резистора от среднего арифметического значения сопротивлений всех его элементов. Для этого измеряют величины сопротивлений элементов резистора, а затем результаты измерений подвергают математической обработке. ,Предлагаемое устройство отличается от известных тем, что оно снабжено дешифратором, коммутатором, процентным магазином проводимостей, а также дополнительными разрядами распределителя импульсов, дополнительными ключами и дополнительной схемой совпадений, причем выходы дополнительных разрядов распределителя импульсов «ерез дешифратор и дополнительные ключи связаны с управляющими входами коммутатора и процентного магазина проводимостей, а выходы дешифратора и нуль-органа связаны с входами дополнительной схемы совпадения.
На чертеже изображена блок-схема йредлагаемого устройства.
Устройство содержит распределитель импульсов 1; схемы совпадения (схемы И) 2; ячейки памяти 3; ключи 4; набор 5 уравновешивающих сопротивлений; дешифратор б,. многоэлементный резистор 7; коммутатор 8; процентный магазин проводимостей 9; нульорган 10; резистор 11.
Контроль процентного отклонения сопротивления каждого элемента многоэлементного резистора от их среднего арифметического значения предполагает проверку выполнения следующего неравенства для каждого элемента: — среднее арифметическое значение сопротивлений всех элементов многоэлементного резистора;
471541
R; — сопротивление /-ого элемента; б — заданная величина предельного относительного отклонения Я; от R;
5 или, что то же самое, выполнение неравенства
gR; — R;
Р, Ri ! где п — количество элементов многоэлементного резистора;
n. — — 3
Р,=
П, (3) 20
Другими словами, работа предлагаемого устройства сводится к автоматическому контролю выполнения неравенства (2).
Первоначально устройством производится
/! измерение ZR,, что сводится к уравновешива1 нию мостовой схемы, состоящей из процентного магазина 9, резистора 11, набора 5 урав- зо новешивающих сопротивлений и многоэлементного резистора 7, включенного таким образом, что все его элементы образуют последовательную цепочку. Для уравновешивания моста ключ каждого разряда набора 5 сопротивлений включается непосредственно основными разрядами распределителя 1, минуя ячейку памяти 8, но в тот момент, когда распределитель 1 переходит в новое состояние и сигнал от распределителя с ключа снимает- 4о ся, на вход ключа подается сигнал с ячейки памяти, если только ячейка данного разряда должна быть включена (когда отрабатывается в данном разряде «единица»). Если же в данном разряде должен быть зафиксирован 45
«нуль», то соответствующая ячейка памяти не включается.
П
После измерения ZR; устройство начинает
1 контролировать выполнение неравенства (2) для всех / от 1 до а.
Это осуществляется поочередным замыканием каждого элемента многоэлементного резистора 7 с помощью коммутатора 8, на вход которого поступают сигналы с дополнительных разрядов распределителя 1 через дешифратор б и ключи 4.
Одновременно сигналы с соответствующих дополнительных разрядов распределителя 1, проходя дешифратор б и соответствующие ключи 4, воздействуют на процентный магазин 9 таким образом, что за время, в течение которого замкнут j-ый элемент резистора 7, сопротивление процентного магазина 9 изменится д важды:,оначала в Р,, а затем в Р раз. Если относительное изменение сопротивления при замыкании /-oro элемента резистора 7 превышает границы, определяемые Р> и
Р, то за счет совпадения сигналов с выходов дешифратора б и нуль-органа 10 на входах соответствующей схемы «И» 2 сформируется сигнал «Брак».
Предмет изобретения
Цифровое уравновешивающее устройство автоматического компенсатора с поразрядным уравновешиванием, содержащее распределитель импульсов, схемы совпадения, ячейки памяти, нуль-орган и ключи, управляющие набором урав новешлвающих сопротивлений, отличающееся тем, что, с целью контроля процентного отклонения отдельных последовательно соединенных элементов многоэлементного резистора от среднего арифметического значения сопротивлений всех его элементов, оно снабжено дешифратором, коммутатором, процентным магаз ином проводимостей, а также дополнительными разрядами распределителя импульсов, дополнительными ключами и дополнительной схемой совпадений, причем выходы дополнительных разрядов распределителя импульсов через дешифратор и дополнительные ключи связаны с управляющими входами коммутатора и процентного магазина проводимостей, а выходы дешифратора и нуль-органа связаны с входами дополнительной схемы совпадения.
471541
Составитель И. Бахтина
Техред 3. Тараненко
Корректор И. Симкина
Редактор Т. Иванова
Тип. Харьк. фил. пред. «Патент»
Заказ 1289/1848 Изд. № 812 Тираж 902 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, )К-35, Раушская наб., д. 4/5


