Устройство тактовой синхронизации
О П И С А Н И Е (11) 45379I, ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик (61) Зависимое от авт. свидетельства (22) 3 аявлено 30.07.73 (21) 1951803/26-9 с присоединением заявки № (32) Приоритет
Опубликовано 15.12.74. Бюллетень № 46
Дата опубликования описания 29.01.75 (51) М. Кл. Н 03k 5/153
Государственный камитет
Саеета Министров СССР
lla делам изобретений и открытий (53) УДК 621.373(088.8) (72) Авторы изобретения
А. В. Гвоздев, В. А. Конофьев, E. Г. Мазур и В. П. Шарай (71) Заявитель (54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ
Изобретение относится к импульсной технике.
Известно устройство тактовой синхронизации, содержащее триггеры типа RS, логические элементы «И — НЕ» и логический элемент «НЕ».
Однако известное устройство обладает недостаточным быстродействием и надежностью.
С целью повышения быстродействия и надежности в предлагаемое устройство введены два логических формирователя импульсов, выход каждого из которых соединен со входом соответствующего триггера RS-типа, один из входов соединен с одним из выходов другого триггера RS-типа, а на другие входы подан тактовый сигнал.
На чертеже дана блок-схема предлагаемого устройства.
Предлагаемое устройство содержит триггеры 1,2типа RS,ëîãè÷åñêèåýëåìåíòû «И — НЕ»
3 — 5, логический элемент «НЕ» 6, логические формирователи 7, 8 импульсов, входы 9 и 10 и выход 11.
Логические формирователи импульсов являются многоцелевыми элементами цифровых структур и имеют два входа: логический и тактовый (на чертеже тактовый вход отмечен зачерненным прямоугольником) .
Логика работы многоцелевого элемента цифровых структур: на выходе схемы формируется отрицательньш импульс из отрицательного перепада на тактовом входе, если при этом на логический вход подается высокий потенциал. Если на логический вход подается
5 низкий потенциал, то при любом потенциале на тактовом входе на его выходе поддерх ивается высокий потенциал, а выходной импульс не формируется.
Устройство работает следующим образом.
10 В исходном состоянии триггеры находятся в нулевом положении. На выходе устройства при отсутствии сигнала поддерживается высокий уровень, который имеется и на выходе элементов 5 и 6. Тактовая частота f, подастся
15 непрерывно. Сигнал на выходе элемента 4 имеет низкий уровень, так как на обоих входах его имеются высокие уровни. Этот сигнал принудительно удерживает триггер 2 в нулевом состоянии. Прп появлении на входе уст20 ройства положительного сигнала происходит переключение элементов 3 и 6. На выходе элемента 3 появляется низкий уровень, вызыва|ощий установку триггера 1 в едпни шое состояние. На выходе элемента 6 устанавливается
25 низкий потенциал, что приводит к появленшо на выходе элемсн га 4 высокого потенциала.
Триггер 2 не удерживается;.рннуднтельно в нулевом состоянии низким потенциалом. Высокий потенциал с единичного выхода тригге30 ра 1 подается на логический вход формирова453791
Составитель В. Комиссаров
Техред Т. Курилко Корректор В. Брыксина
Редактор Т. Янова
Заказ 45/3 Изд. Х 1994 Тираж 811 Подписное
ЦНИИПИ Государсзвеиного комигет". Совета Министров СССР ио делам изобретении н открытий
Москва, Я(-35, Рау .ская наб., д. 4/5
Типография, пр. С.пупова, 2 теля 7 и на вход элемента 5. Поскольку потенциал на единичном выходе 2 низкий, то на выходе элемента 5 продолжает сохраняться высокий потенциал, независимо от значений сигналов на двух остальных его входах.
Появление сигнала (отрицательного импульса) на выходе формирователя 7 зависит от временного соотношения между моментом установки в единичное состояние триггера 1 и тактовой частоты. После установления на единичном выходе триггера 1 высокого потенциала импульсный сигнал па выходе формирователя 7 появляется по заднему фронту ближайшего по времени тактового импульса. Этот сигнал устанавливает в единичное состояние триггер 2 в момент окончания очередного тактового импульса во избежание наложения во времени на входах элемента 5 положительного тактового импульса и сигнала с триггеров в момент переключения.
Таким образом, триггер 2 также переключается в единичное состояние. Низкий потенциал с выхода триггера 2 является запрещающим для прохождения входного сигнала через элемент 3, а низкий потенциал с триггера 1 запрещает воздействие входного сигнала через элемент 4 на нулевой вход триггера 2, следовательно, к приходу следующего положительного импульса тактовой частоты f, на двух из трех входов элемента 5 уже имеются высокие уровни. Поэтому с появлением тактового импульса па входе элемента 5 появляется отрицательный импульс, синхронный с тактовой частью f, и с длительностью, равной длительности импульса частоты,.
По заднему фронту этого же тактового импульса на выходе формирователя вырабаты5 вается отрицательный импульс, устанавливающий триггер 1 в нулевое состояние. Потенциал на его нулевом выходе становится высоким. По окончании входного импульса потенциал на выходе элемента 6 также стано10 вится высоким, что, в свою очередь, приводит к появлению низкого потенциала на выходе элсмента 4, который устанавливает триггер 2 в нулевое состояние.
Таким образом, устройство синхронизации
15 возвращается в исходное состояние, Предмет изобретения
Устройство тактовой синхронизации, содержащее два триггера RS-типа, выходы которых
20 соединены со входами трехвходового логического элемента «И вЂ” НЕ», на третий вход которого подан тактовый сигнал, логические элементы «И — НЕ», выходы которых соединены с соответствующими входами триггеров, 25 и логический элемент «НЕ», о т л и ч а ю щ е ес я тем, что, с целью повышения быстродействия и надежности работы, в него введены два логических формирователя импульсов, выход каждого из которых соединен со входом со30 ответствующего триггера RS-типа, один из входов соединен с одним из выходов друтого триггера RS-типа, а на другие входы подан тактовый сигнал.

