Логический элемент

 

О П И С А Н И Е (и) 4400 08

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистимеских

Республик .

К ПАТЕНТУ (61) Зависимый от патента (22) Заявлено 04.08.70 (21) 1471876/26-9 (32) Приоритет 28.08.69 (31) 6929464 (33) Франция

Опубликовано 15.08.74. Бюллетень № ЗО (51) М. Кл. H ОЗЕ 19/00

Гасударственный комитет

Совете Министров СССР па делам изобретений и открытий (53) УДК 621 374 3 (088.8) Дата опубликования описания 14.01.75 (72) Автор изобретения

Иностранец

Жорж Делер (Франция) Иностранная фирма

«Режи Насьональ дэз Юзин Рено» (Франция) (71) Заявитель (54) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

S,= — 1, Изобретение относится к вычислительной технике.

Известны логические элементы, содержащие транзистор, у которого коллектор соединен с базой через цепочку из встречно-последовательно включенных диода и стабилитрона, причем диод включен в направлении, обратном переходу база — эмиттер транзистора.

Предложенныи логический элемент содержит и диодов, включенных в одном направлении между входными шинами и сборной шиной, и m диодов, включенных в другом направлении последовательно с резисторами между входными шинами и сборной шиной, которая подключена к точке соединения диода и стабилитрона цепочки.

Это позволяет расширить функциональные возможности логического элемента.

На чертеже показан предлагаемый логический элемент.

Логический элемент содержит и диодов 1 и 2, m входных диодов 3 и 4, соединенных последовательно с резисторами 5 и б, сборную шину 7, транзистор 8, цепочку из встречно-последовательно включенных диода 9 и стабилитрона 10, транзисторы 11 и 12, стабилитрон 13 и диод 14.

Логический элемент работает следующим образом.

При разомкнутых контактах 15 и 16 сигналы С и D не воздействуют на схему. Регенеративные сигналы А и В поступают на вход инвертора, образованного транзистором li в

5 сочетании со стабилитроном 13 и резистором

17 нагрузки. 1 огда на выходе инвертора

Ь,=А В

При разомкнутых контактах 18 и 19, 20 и

21 (контакты 15 и 16 замкнуты) сигналы С и D поступают на вход инвертора, образованного транзистором 8 в сочетании с диодом 9 и стабилитроном 10. Следовательно, 15 Sa =- G+D = С D

Рассмотрим три варианта работы логического элемента.

В первом варианте

А=1, В= l

C=1, D=0, Если С= l, значит транзистор 8 отпирается (режим насыщения) через резистор 5 в ли25 нии сигнала С, диод 3, резистор 22 и стабилитрон 10. На контакте 18 появляется «О», в результате

440008

Во втором варианте

С=О, D=О

А=1, В= О.

Если С и D раны «0», то транзистор 8 заперт, S>=1 (А=1 не влияет). А если В=О, то ток идет через резистор 23, диод 9 и диод

2 линии В, в результате на контакте 18 возникает уровень «О», следовательно, S =1.

В третьем варианте

А=-1, В= 1

С=О, D= — О.

Если С и D равны «О», то транзистор 8 заперт, а если А и В равны «1», то ток не протекает по резистору 23, диоду 9, диоду 1 линии сигнала А или диоду 2 линии сигнала В. Транзистор 11 отпирается через резистор 23, стабилитрон 13 и ток его базы создает в контакте 18 потенциал, меньший напряжения на стабилитроне 10 и через диод 9 ток не идет. Транзистор 11 открыт (режим насыщения), и

S, = О.

Если транзистор 11 соединен через диод

14 с транзистором 12, то

S,=AB С D=-5,.

Так как

С=О, C=1

D=0, D=1, то

S ÀÂCD.

Таким образом, появляется информация С и D, которая не передается.

Резистор 5 линии сигнала С действует как ограничитель тока, если С=1 и A=O (или

В=О). о

При отсутствии транзистора 8, стабилитрона 10 и резистора 22 инвертирующая схема передает информацию сигнала С и D для получения результата

S,=ABC D.

Предмет изобретения гю

Логический элемент, содержащий транзистор, у которого коллектор соединен с базой через цепочку из встречно-последовательно включенных диода и стабилитрона, причем диод включен в направлении, обратном переходу база-эмиттер транзистора, о т л и ч а ющ и и ся тем, что, с целью расширения функциональных возможностей, он содержит и диодов, включенных в одном направлении

50 между входными шинами и сборной шиной, и m диодов, включенных в другом направлении последовательно с резисторами между входными шинами и сборной шиной, которая подключена к точке соединения диода и ста35 билитрона цепочки.

Логический элемент Логический элемент 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх