Патент ссср 433638
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (11) 433 638 (61) Зависимое от авт. свидетельства (22) Заявлено 05.О1.73 (21) 1873978/26-9 с присоединением заявки №(32) Приоритет
Опубликовано 25.06.74. Бюллетень № (51) М. Кл.
Н ОЗ Ы 17 02
Н ОЗ k 17/62
Государственный комитет
Севетв Министров СССР оо делам изобретений и открытий (БЗ) Уд 621.382 (088.8}
Дата опубликования описания 12.О9.7 5
l1.Q. Ровинский и В.В. Лурье (72) Авторы изобретения
Г я -" т ъ®ф 3ФЯ r
i (71) Заявитель (54) КОММУТАТОР
Изобретение относится к области электротехники и может быть применено в устройстsax контроля электрических соединений.
Известны коммутаторы сигналов, состоя щие из электронных ключей, регистра сдвига и устройства распределения.
Однако использование таких устройств невозможно в случае необходимости последовательного исключения предыдущих разрядов, т. е. уменьшения на один разряд объема.коммутации за каждый повторный цикл коммутации, что необходимо, например, в устройствах проверки электрических соединений для сокращения времени проверки и исключения повторений результата проверки, так как нет надобности повторно опрашивать предыдущий контакт на сообщение (или несообщение) со всеми последующими, если такая операция уже проводилась в предыдущем такте проверки, Целью изобретения является расширение функциональных возможностей коммутатора и сокращение времени повторной коммутации.
Для этого в предложенный коммутатор введены дополнительный n — 1 разрядный регистр сдвига, разрядные выходы которого со-! единены с запускающими входами упомянутого регистра, начиная со второго разряда„
2
l поразрядно, и усилители, входы которых подключены соответственно к нечетному и четно-: му выходам последнего разряда упомянутого регистра сдвига, а выходы соединены с тактовыми входами четных и нечетных ячеек разрядов дополнительного регистра сдвига.
На чертеже представлена блок-схема коммутатора.
Предлагаемый коммутатор содержит регистр сдвига 1 из и разрядов 2, состоящих из т0 ячеек 8, дополнительный регистр сдвига 4— из n — 1 разрядов 5, состоящих из ячеек 6, и ключей 7, усилители В и 9.
При включении питания на вход Сб. подается сигнал «Сброс», устанавливающий в «0» все ячейки разрядов 2 регистра сдвига 1, кроме первой, ячейки 6 разрядов 5 дополнительного регистра сдвига 4, кроме первой, и запрещающий работу всех ключей 7, выходы которых соединены с выходами и коммутатора. Первые ячейки 8 первых разрядов 2 и б обоих регистров сдвига 1 и 4 устанавливаются в «1».
При подаче сдвинутых относительно друг друга тактовых сигналов, поступающих с частотой коммутации на входы Т1 и Т2 регистра сдвига 1 с первой ячейки 3 первого разря25 да 2 регистра сдвига 1, выдается сигнал, от
433638
3 крывающий ключ 7а и записывающий «1» во вторую ячейку 3 первого разряда 2 регистра сдвига 1, которая с приходом тактового сигнала Т2 выдает команду, запирающую ключ
7а и записывающую «1» в первую ячейку 3 второго разряда 2 регистра сдвига 1, с приходом тактового сигнала Tl открывается ключ
76ит,д.
При появлении сигнала на выходе первой ячейки 3 последнего разряда 2 срабатывает усилитель 8, выдающий сигнал на тактовые входы ячеек б дополнительного регистра 4, подтверждая «О» во вторых ячейках б разрядов 5 дополнительного регистра сдвига 4. Появляющийся затем управляющий сигнал с выхода второй ячейки 3 последнего разряда
2 регистра сдвига 1 запускает усилитель 9, выдающий сигнал на первые тактовые входы дополнительного регистра 4, списывающий в
«О» все первые ячейки б разрядов 5 дополнительного регистра 4. В результате чего на выходе первой ячейки б первого разряда 5 дополнительного регистра 4 появляется сигнал, записывающий «1» во вторую ячейку б первого разряда 5 дополнительного регистра
4 н первую ячейку 3 второго разряда 2 регистра сдвига !. С приходом тактовых сигналов, Т! и Т2 регистр сдвига 1 повторяет работу последовательно управляя ключами 76+7n, т. е. первый разряд 2 регистра сдвига 1, а соответственно и ключ 7а при повторной коммутации не работают.
Сигнал с выхода усилителя 8 спишет в «0;> ячейку б первого разряда 5 дополнительного регистра 4, а появившийся на ее выходе управляющий импульс запишет «1» в первую ячейку б второго разряда 5 дополнительного регистра сдвига 4. Усилитель 9 спишет в «О,> первую ячейку б второго разряда 5 дополнительного регистра 4 и сигнал этой ячейки б запишет «1» в первую ячейку 3 третьего разряда 2 регистра сдвига 1.
Таким образом, с приходом тактовых сигналов Т1 и Т2 будут работать лишь 3+п разряды 2 регистра сдвига и т. д.
Предмет изобретения
Коммутатор, содержащий п-разрядный регистр сдвига и п ключей, отличающийся тем, что, с целью расширения функциональных возможностей и сокращения времени повторной коммутации, в него введены дополнительный п — 1 разрядный регистр сдвига, разрядные выходы которого соединены с запускающими входами упомянутого регистра, начиная со второго разряда, поразрядно, и усилители, входы которых подключены соот 25 ветственно к нечетному и четному выходам последнего разряда упомянутого регистра сдвига, а выходы соединены с тактовыми входами четных. и нечетных ячеек разрядов дополнительного регистра сдвига.
433638
ВХ.п Выхд
Заказ g g 45
Изд. Рй (1 Я,) Тираж Яу/
Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 113035, Раушская наб., 4
Предприятие сПатеит», Москва, Г-59, Бережковская наб., 24
Составитель А двлвзкин
Редактор Г.КРавцова Текред A.Kàëàøíèêoâà КоРРектоР A.пзвсова


