Устройство для автоматического измерения характеристик дискретного канала
!
111 429543
Союз Советских
Социалистических
Республик (61) Зависимое от авт. свидетельства (22) Заявлено 07.01.72 (21) 1736333/26-9 с присоединением заявки № (32) Приоритет
Опубликовано 25.05.74. Бюллетень № 19
Дата опубликования описания 1.11.74 (51) М. Кл. Н 04Ь 3/46
Государственный комитет
Совета Министров СССР по делам изооретений и открытий (53) УДК 62i.391.833 (088.8) «-.-;. т с, iаы31" 1 1 чiÓ (72) Авторы изобретения
О. С. Когновицкий и В. В. Гнилицкий к
Ленинградский электротехнический институт связи им. проф. Бонч-Бруевича (71) Заявитель (54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО ИЗМЕРЕНИЯ
ХАРАКТЕРИСТИК ДИСКРЕТНОГО КАНАЛА
Изобретение относится к технике передачи дискретной информации и предназначено для измерения статистических характеристик дискретных каналов.
Известно устройство для автоматического измерения характеристик дискретного канала, содержащее основную схему сравнения, дополнительную схему сравнения, основной регистр с сумматором по модулю два, дополнительный регистр с сумматором по модулю два и счетчик с цепью установки в нулевое состояние.
Однако известное устройство не дает возможности выделять поток фазовых сдвигов и дает большую погрешность в измерении числа аддитивных ошибок.
Целью изобретения является повышение достоверности измерения.
Для этого выход основной схемы сравнения подключен к одному из входов дополнительного регистра, соответствующие выходы которого подключены .ко входам дешифратора и одновременно к первым входам сумматоров дополнительно введенного блока установки фазы эталонной последовательности, к другим входам сумматоров, соединенных со схемами совпадения этого же блока, подключены соответствующие выходы основного регистра, а первые выходы схем совпадения блока установки фазы эталонной последовательности подключены соответственно ко входам дополнитель lo введенной схемы «ИЛИ» и ко входам основного регистра, а к другим входам схем совпаден11я блока установки фазы эталонной последовательности подкл:очен выХОД СЧЕтЧИКа, КО ВТОРОМУ В. ОДУ КОТОРОГО ОДповременно подключены выход дешифратора и выход дополнительной схемы сравнения, при этом к дру гому входу ячейки памяти через
10 второй инвертор подключен выход схемы
«ИЛИ».
В предложенном устройстве использовано известное свойство рекуррентных последовательностей, заключающееся в том, что сумма
15 двух идентичных рекуррентных последовательностей (имеется в виду поэлементное суммирование по модулю два), сдвинутых друг относительно друга на л!обое, не кратное периоду последовательности, число шагов, дает ре20 куррентную последовательность с таким же заксном построения, что и исходные последовательности. Следовательно, если проверять выполнение рекуррентных соотношений в последсвательности импульсов, которая является
25 результатом сравнения (поэлементного суммирования по в!Одулю два) испытательной и эталонной последовательностей, то можно установить, является ли 1трич!!НО!1 несоответствияя символов испытательной и эталонной
30 последовательности появление аддитивных
429543...00100(1)0110011111000110111010100001001... — испытательная последовательность...(1)011001111100011011101010000100101100... †эталонн последовательность...100(1)011001111100011011101010000100101... †последовательнос на выходе схемы 1
55 ошибок или же фазовое рассогласование. Если последовательность, являющаяся результатом сравнения, удовлетворяет рекуррентному закону, следует считать, что имеет место фазовое рассогласование. При этом можно определить фазу результирующей последовательности и установить фазы эталонной последовательности в соответствии с фазой принимаемой последовательности.
На чертеже приведена блок-схема устройства.
Устройство для автоматического измерения характеристик дискретного канала содержит основную схему 1 сравнения, вход 2 которой подключен к выходу дискретного канала связи, а второй ее вход — к выходу сумматора 3
II0 модулю два, входы которого подключены к выходам третьей и пятой (нумерация слева направо) ячеек основного регистра 4 сдвига, вход которого подключен к выходу сумматора 3. Выход схемы 1 сравнения подключен параллельно ко входу дополнительного регистра " сдвига и к одному из входов дополнительной схемы 6 сравнения. Второй вход схемы 6 сравнения подключен к выходу сумматора 7 по модулю два, входы которого подключены к выходам третьей и пятой ячеек регистра 5 сдвига. Выход схемы 6 сравнения через инвертор 8 подключен к счетному входу 9 счетчика 10. Выход схемы 6 сравнения подключен ко входу 11 установки счетчика 10 в нулевое состояние. Выход счетчика 10 подключен параллельно ко входу 12 записи ячейки 13 памяти и ко входу 14 блока 15 установки фазы эталонной последовательности. Выход ячейки 13 подключен к цепи 16 установки ячеек регистра 5 сдвига в нулевое состояние.
Выходы всех ячеек основного регистра 4 сдвига подключены ко входам 17 блока 15.
Выходы первых пяти ячеек дополнительного регистра 5 сдвига подключены ко входам 18 блока 15 установки фазы эталонной последовательности и параллельно ко входам дешифратора 19 нулевого состояния этих ячеек регистра 5 сдвига. Выход дешифратора 19 подключен ко входу 11 установки счетчика 10 в нулевое состояние.
Выходы 20 блока 15 подключены ко входам установки ячеек регистра 4 и параллельно ко входам схемы «ИЛИ» 21, выход которой через инвертор 22 подключен ко входу 23 запрета ячейки 13 памяти.
Блок 15 содержит пять сумматоров 24 по модулю два и пять схем совпадения 25. Вхо(В скобки помещены символы, условно принятые за начала периодов рекуррентных последовательностей) .
50 ды 17 блока 15 подключены к одним входам сумматоров 24, а входы 18 — к другим входам сумматоров 24, Выходы сумматоров 24 подключены ко входам схем совпадения 25. Другие входы схем совпадения 25 подключены ко входу 14 блока 15. Выходы схем совпадения
25 являются выходами 20 блока 15. Включение сумматоров 24 и схем совпадения 25 осуществлено так, что один из входов К-сумматотора (К=1, 2, ...5) 24 соединен с выходом
К-ой ячейки основного регистра 4 сдвига, второй вход — с выходом К-ой ячейки дополнительного регистра 5 сдвига, а выход К-го сумматора 24 подключен ко входу той схемы совпадения 25, выход которой подключен ко входу установки К-ой ячейки регистра 4 сдвига.
Выход 26 регистра 5 сдвига может быть подключен к устройству, анализирующему или фиксирующему поток аддитивных ошибок.
Выход 27 подключается к устройству, анализирующему или фиксирующему поток сбоев фазы IIo циклам.
Устройство работает следующим образом.
Испытательная двоичная последовательность с выхода дискретного канала поступает на вход 2 схемы 1 сравнения, На второй вход схемы 1 сравнения, представляющей собой сумматор по модулю два, поступает двоичная эталонная (рекуррентная) последовательность, формируемая регистром 4 и сумматором 3 по модулю два.
Если поступающая с выхода дискретного канала испытательная последовательность не содержит ошибок и ее фаза совпадает с фазой эталонной последовательности, поступающей с выхода сумматора 3, то на выходе схемы 1 будут сигналы, соответствующие нулям («О») . Каждая ошибка в испытательной последовательности приведет к появлению на выходе схемы 1 сигнала, соответствующего
«1». Если сравниваемые испытательная и эталонная рекурретные последовательности находятся не в фазе по циклу и ошибки в испытательном сигнале отсутствуют, то на выходе схемы 1 будет формироваться аналогичная рекуррентная последовательность, фаза которой не совпадает с фазами последовательностей, поступающих на входы схемы 1.
Пусть, например, сдвиг фазы между эталонной и испытательной последовательностями равен пяти символам. Тогда последовательности на входах схемы 1 и на ее выходе для рассматриваемой конкретной реализации будут следующими:
В общем случае при фазовом рассогласовании сравниваемых последовательностей и наличии ошибок в испытательнои последователь429543
После коррекции расхождения фаз
0111010100001001..
0111010100001001..
0000000000000000., ...1011001111100011...0111110001101110 . ° .1100111110001101
50 ности на выходе схемы 1 появится последовательность, полученная в результате поэлементного сложения по модулю два рекуррентной последовательности и последовательности, соответствующей потоку ошиоок.
Сигналы с выхода схемы 1 поступают на вход регистра 5 сдвига и на один из входов схемы 6 сравнения, представляющей собой сумматор по модулю два.
Рассмотрим процессы автоматического выявления сбоя фазы по циклу и установки фазы эталонной последовательности.
Предположим, что ошибки в испытательном сигнале отсутствуют, Рекуррентная последовательность с выхода схемы 1 последовательно продвигается по ячейкам памяти регистра 5.
Сигналы с выходов третьей и пятой ячеек регистра 5 поступают на входы сумматора 7.
При этом на выходе сумматора 7 формируется рекуррентная последовательность. которая поступает на второй вход схемы 6. Вид и фаза этой последовательности совпадает соответственно с видом и фазой рекуррентной последовательности, поступающей с выхода схемы 1. В этом случае на выходе схемы 6 в тактовые моменты времени будут появляться сигналы, соответствующие нулям («О»). Эти сигналы через инвертор 8 поступают на счетный вход 9 счетчика 10. Показания счетчика 10 увеличиваются на единицу, если в тактовый момент времени на его входе будет сигнал, соответствующий «1», т. е. если на выходе схемы 6 — сигнал, соответствующий «0».
По предположению ошибки в испытательном сигнале отсутствуют, вследствие этого при расхождении фаз испытательной и эталонной последовательности, с выхода схемы 6 будут поступать только сигналы, соответствующие нулям («0») .
Следовательно, показания счетчика 10 будут увеличиваться на единицу в каждый тактовый
Принимаемая испытательная последовательность"..
Эталонная последовательность
Последовательность на выходе схе- мы!
Итак, после появления сигнала на выходе счетчика 10 расхождение фаз по циклу автоматически устраняется, благодаря чему на входы схемы 1 начинают поступать синфазные рекуррентные последовательности, так что с выхода схемы 1 следует последовательность, состоящая из одних нулей. Вследствие этого, не более чем через пять (число ячеек регистра 4) тактов на оба входа схемы 6 будут поступать последовательности нулей, поэтому
15 го
40 момент времени. После заполнения счетчика
10 на его выходе появится сигнал, поступающий параллельно на вход 12 ячейки !3 памяти и вход 14 блока 15 установки фазы эталонной последовательности.
Сигнал с выхода ячейки 13 памяти поступает по цепи 16 «установки на нуль» ячеек регистра 5 сдвига. Емкость регистра 5 сдвига и емкость счетчика 10 выбирают так, чтобы сигналы, вызванные расхождением фаз испытательной и эталонной последовательностей и поступающие с выхода схемы 1 сравнения. не успевали пройти регистр 5 сдвига и поступить на его выход 26.
Автоматическое устранение сбоя фазы по циклу достигается при помогци блока 15. На входы 17 блока 15 IIocTvITBloT сигналы с ячеек регистра 4 сдвига, а на входы 18 блока !5 поступают сигналы с одноименных ячеек регистра 5 сдвига.
B момент срабатывания счетчика 10 сигналом с его выхода «Открываются» схемы совпадения 25 вследствие чего результат сложения с выходов сумматоров 24 блока 15 поступает через схемы совпадения 25 на входы установки ячеек регистра 4 сдвига. Ппичем, на вход установки первой ячейки регистра 4 сдвига поступает сигнал с выхода того сумматора 24, на входы которого поступают сигналы с первых ячеек регистров 4 и 5 сдвига, на вход установки второй ячейки регистра 4 сдвига поступает сигнал с выхода того сумматора 24. на входы которого TIocTvTIBIoT сигналы со вторых ячеек регистров 4 и 5, и т. д.
Таким образом, сигналами с выходов сумматоров 24 блока 15 ячейки регистра 4 сдвига устанавливаются в такое состояние, при котором на выходе сумматора 3 формируется эталонная последовательность, совпадающая по фазе с принимаемой испытательной последовательностью: с выхода схемы 6 будет также поступать последовательность нулей.
Чтобы от нулей, появляющихся на выходе схемы 6 в синфазном режиме работы, не срабатывал счетчик 10 и не фиксировался сбой фазы по циклу, используется дешифратор 19 нулевого состояния первых пяти ячеек регистра 5 сдвига. Как только эти пять ячеек регистра 5 будут находиться в нулевом состоянии, срабатывает дешифратор 19 и на его выходе
429543
20 появляется сигнал, который поступает на вход
11 установки счетчика 10 в нулевое состояние.
Рассмотрим случай, когда испытательная и эталонная рекурретные последовательности, поступающие на входы схе лы 1 сравнения, находятся в фазе, но в испытательном сигнале присутствуют ошибки.
Поток ошибок с выхода схемы 1 проходит через регистр 5 и поступает на выход 26. Если поток ошибок представляет собой пачку ошибок, то на выходе схемы 6 часто будут появляться сигналы, соответствующие единицам.
Эти сигналы, поступая на вход 11 счетчика 10, каждый раз устанавливают его в нулевое состояние, благодаря чему счетчик 10 не успевает заполниться, и, следовательно, ложная коррекция фазы эталонной последовательности не производиться.
Если же поток ошибок представляет собой редкие независимые ошибки с длительными безошибочными интервалами, то единицы с выхода схемы 1 будут появляться редко, и вследствие этого ячейки регистра 5 сдвига будут, как правило, находиться в нулевом состоянии. При этом будет срабатывать дешифратор 19 нулевого состояния регистра 5 сдвига и устанавливать счетчик 10 в нулевое состояние, так что сигнал на выходе счетчика 10 появляться не будет.
В случае возникновения в канале связи кратковременного перерыва на вход 2 схемы 1 сравнения могут поступать либо единицы (...111111...), либо нули (...000000...). Если HB вход 2 поступает последовательность единиц, то работа устройства ничем не отличается от режима работы при пачках ошибок.
Рассмотрим случай, когда на вход 2 поступает последовательность нулей. В этом случае на выходе схемы 1 сравнения в течение всего времени перерыва будет формироваться рекуррентная последовательность. Вследствие этого с выхода схемы 6 сравнения будут следовать нули, что приведет к заполнению счетчика 10. Появляющийся при этом сигнал на выходе счетчика 10 откроет схемы совпадения
25. Однако на выходах всех схем совпадения
25 будут нули, так как в сумматорах 24 блока 15 сравниваются одинаковые, находящиеся в фазе, участки рекупрентных последовательностей. Появляющийся при этом нуль («О») на выходе схемы «ИЛИ» 21 обращается инвертором 22 в единицу. Сигналом с выхода инвертора 22 единица, записанная в ячей:
13 памяти. стирается. Таким образом, несмотря на то. что на выхоле счетчика 10 появился сигнал, сигнал на выходе ячейки 13 памяти не будет, т. е. содержимое ячеек регистра 5 сдвига не стирается и ложного обнаружения сбоя фазы по циклу при перерывах не происходит.
В общем случае при расхождении фаз сравниваемых последовательностей и при наличии
60 ошибок в испытательной рекуррентной последовательности на выходе схемы 1 появится рекуррентная последовательность с ошибками. При этом маловероятно, что первые пять ячеек регистра 5 сдвига будут одновременно находиться в нулевом состоянии, поэтому дешифратор 19 нулевого состояния практически срабатывать не будет. В результате счетчик
)0 через некоторое время заполнится, на его выходе появится сигнал, который фиксируется устройством, подключенным к выходу 27, как сбой фазы по циклу и который приведет к стирапию содержимого регистра 5 сдвига. Одновременно этим же сигналом будут открыты схемы совпадения 25, благодаря чему сигналами с сумматоров 24 блока 15 будет установлено состояние ячеек регистра 4 сдвига, синфазное с принимаемой испытательной рекуррентной последовательностью.
Предмет изобретения
Устройство для автоматического измерения характеристик дискретного канала, содержащее основную схему сравнения, к одному из входов которой одновременно подключены один из входов основного регистра и выход первого сумматора, к первому и второму входу которого подключены соответствующие выходы основного регистра, а выход основной схемы сравнения через последовательно соединенные дополнительную схему сравнения, один из инверторов и счетчик подключены к первому входу ячейки памяти, а к другому входу до олнительнои схемы сравнения подключен выход второго сумматора, к первому и второму входу которого подключены соответствующие выходы дополнительного регистра, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности измерения, выход основной схемы сравнения подключен к одному из входов дополнительного регистра, соответствующие выходы которого подключены ко входам дешифратора и одновременно к первым входам сумматоров дополнительно введенного блока установки фазы эталонной последовательности, к другим входам сумматоров, соединенных со схемами совпадения этого же блока, подключены соответствующие выходы основного регистра, а первые выходы схем совпадения блока установки фазы эталонной последовательности подключены соответственно ко входам дополнительно введенной схемы
«ИЛИ» и ко входам основного р гистра, а к другим входам схем совпадения блока установки фазы эталонной последовательности подключен выход счетчика ко второму входу которого одновременно подключены выход дешифратор и выход дополнительной схемы сравнения, при этом к другому входу ячейки памяти через второй инвертор подключен выход схемы «ИЛИ».
429543
Составитель Н. Герасимова
Редактор А. Зиньковский Техред А. Камышникова Корректор В. Брыксина
Заказ 2797/11 Изд. № 914 Тираж 678 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2




