Устройство контроля состояния каналовсвязи
лйте Iт бя", О П И С А Н И Е (и) 421138
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик (611 Зависимое от авт. свидетельства (22) Заявлено 06.05,72 (21) 1783007126-9 (51) М. Кл. Н 04b 3 46 с присоединением заявки (32) Приоритет
Опубликовано 25.03.74. Бюллетень ¹ 11
Дата опубликования описания 26.08.74
Гасударственный камитет
Совета Министров СССР еа делам изобретений в открытий (53) УДК 621.396.666 (088.8) (72) Авторы изобретения
П. П. Жигора и Ю. Г. Ростовцев (71) Заявитель (54) УСТРОЙСТВО КОНТРОЛЯ СОСТОЯНИЯ КАНАЛОВ
СВЯЗИ
Изобретение относится к области передачи сигналов, в частности к устройствам контроля состояния каналов связи, и может быть использовано для контроля качества каналов связи с переменными параметрами без перерывов связи.
В известном устройстве контроля состояния каналов связи, содержащем когерентный корреляционный приемник, выходы интеграторов которого подключены ко входам двух спусковых схем, управляющих схемами совпадения, и решающий блок, при контроле различных типов каналов с различным видом распределений сигнала и помехи для увеличения точности получения оптимальной оценки качества канала необходимо изменять параметры решающего блока.
Цель изобретения — повышение точности контроля дискретных каналов связи.
Это достигается тем, что выходы схем совпадения подключены ко входу решающего блока через последовательно соединенные генератор числовой последовательности и сумматор по модулю 2, выход которого подключен к управляющим входам спусковых схем непосредственно, а к собственному управляющему входу — через линию задержки; кроме того, выход решающего блока подключен ко входу сброса генератора числовой последовательности.
Иа чертеже приведена блок-схема предлагаемого устройства.
Часть схемы, обведенная пунктиром, представляет собой общеизвестный когерентный корреляционный приемник бинарных сигналов, состоящий из схем 1 умножения, интеграторов 2 и схемы 3 сравнения, выход 4 которой является выходом информационного канала. На вход приемника поступает сигнал
5 и эталонный сигнал 6; сигналы 7 и 8 поступают с выходов интеграторов приемника.
Спусковая схема 9 предназначена для I10лучения на ее единичном выходе сигнала, если нулевой элементарный сигнал, поступающий на ее вход, больше порога, или получения сигнала на ее нулевом выходе, если нулевой элементарный сигнал, поступающий на ее вход, меньше порога.
Спусковая схема 10 предназначена для получения на ее сднничном выходе сигнала, если единичный элементарIlûé сигнал, поступающий с приемника на ее вход, больше порога, или получения сигнала íà ее нулевом выходе, если единичный элементарньш сигнал, посту25 пающий с приемника на ее вход, меньше порога.
Сигналы с едшгичных выходов 11 и 12 спусковых схем н сигналы с пулевых выходов 13 и 14 поступают на схемы 15 и !6 совпадения.
30 Схема 15 совпадения предназначена для полу421138 чения на ее выходе сигнала 17 стирания первого рода тогда, когда на единичных выходах спусковых схем 9 и 10 имеются сигналы
Схема 16 совпадения предназначена для получения на ее выходе сигнала 18 стирания второго рода тогда, когда на нулевых выходах спусковых схем 9 и 10 имеются сигналы.
Генератор 19 числовой последовательности предназначен для выдачи численного значения очередного члена числовой последовательности, вырабатываемой генератором по сигналам 17 или 18, поступающим на его входы. При поступлении сигнала 17 генератор 19 выдает очередной член последовательности со знаком «+», а при поступлении сигнала 18 — очередной член последовательности со знаком « — ». Если сигналы 17 и 18 отсутствуют, то сигнал 20 на выходе генератора 19 не появляется.
Сумматор 21 по модулю 2 предназначен для суммирования двух сигналов, поступающих на его входы. Линия 22 задержки предназначена для задержки сигнала 23 с выхода сумматора и выдачи его на второй вход сумматора в виде сигнала 24. Решающий блок 25 предназначен для выдачи сигнала 26, несущего информацию о качестве канала связи на основе анализа сигнала 23, поступающего на его вход, например, на основе анализа его величины и времени, при котором сигнал 23 достигает постоянной величины. Кроме того, по сигналам 26 генератор числовой последовательности устанавливается в исходное положение.
Устройство работает следующим образом.
На вход устройства поступает зашумленный сигнал 5, соответствующий эталонному сигналу 6, переданному íà j-й позиции кодового слова. Случайные сигналы 7 и 8, получающиеся на выходах интеграторов 2, поступают на логические входы спусковых схем 9 и 10.
Если эти случайные сигналы 7 и 8 больше величины порогового .сигнала 23, то на единичных выходах спусковых схем 9 и 10 появляются сигналы, которые подаются на схему 15 совпадения. С выхода последней импульс поступает на вход генератора 19.
Если случайные сигналы 7 и 8 меньше величины порогового сигнала 23, то на нулевых выходах спусковых схем 9 и 10 IIQEIBJIHIQTcH сигналы, которые подаются на другой вход генератора 19. По сигналу 17 генератор 19 выдает очередное значение числовой последовательности, в частности, очередное значение члена гармонического ряда с положительным знаком в виде сигнала 20, а по сигналу 18 генератор 19 выдает очередной член последовательности в виде сигнала
20 с отрицательным знаком. Сигнал 20 поступает на вход сумматора 21, на другой вход которого постутгает сигнал с этого же сумматора, через линию задержки в виде сигнала 24.
Таким образом блоки 19, 21 и 22 осуществляют регулировку порога по рекуррентному соотношению:
U + E = У„+ 1, V„, 10 где U«i — значение порога в момент вреМЕНИ 4«E, — значение порога в момент времени t; — значение сигнала, вырабатываемое генератором 19 числовой последовательности в момент в частности генератор числовой последовательности может вырабатывать значения гармонического ряда
20 () 25 ӄ— знак сигнала, вырабатываемого генератором числовой последовательности в момент времени t; знак этого сигнала («+» или
« — ») зависит от типа сигнала
30 стирания, поступающего на вход генератора числовой последовательности (сигнал стирания первого или второго рода) .
Сигнал 23, изменяющийся по рекуррентному
35 соотношению, кроме того, поступает на управляющие входы спусковых схем 9 и 10, а также на вход решающего блока 25. Последний на основе анализа сигнала 23 выдает сигнал несущей информации о качестве канала связи
40 и устанавливает генератор 19 в исходное состояние.
П р ед м ет:изобретения
Устройство контроля состояния каналов
45 связи, содержащее когерентный корреляционный приемник, выходы интеграторов которого подключены ко входам двух спусковых схем, управляющих схемами совпадения, и решающий блок, отличающееся тем, что, с
50 целью повышения точности контроля дискретных каналов связи, выходы схем совпадения подключены ко входу решающего блока через последовательно соединенные генератор числовой последовательности и сумматор по мо55 дулю 2, выход которого подключен к управляющим входам спусковых схем непосредственно, а к собственному управляющему входу — через линию задер>кки, кроме того, выход роша ощсго блока подключен ко входу
60 сброса генератора числовой последовательности.
421138
Составитель Н. Герасимова
Техред Т. Курилко
Корректор А. Дзесова
Редактор А. Батыгин
Типография, пр. Сапунова, 2
Заказ 1991/17 Изд, № 644 Тираж 678 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5


