Нелинейный автоматический корректор сигнала передачи данных
Союз Советских
Социалистических
Ресаублин
ИЗОБРЕТЕНИЯ
K АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (б1) Зависимое от авт. свидетельства (22) Заявлено 22.12.72 (21) 1861166, 26-0 с присоединением заявки (32) Приоритет
Опубликовано 25.03.74. Бюллетень № 11
Дата опубликования описания 26.08.74 (51) М. Кл. Н 04Ь 3 04
Гасударственный комитет
Совета Министров СССР ао делам иэооретений и аткрытий (53) УДК 621.381.8 (088.8} (72) Авторы изобретения
Э. Б. Минкин и В. Б. Садовский (71) Заявитель (54) НЕЛИНЕЙНЫЙ АВТОМАТИЧЕСКИЙ КОРРЕКТОР
СИГНАЛА ПЕРЕДАЧИ ДАННЫХ
Изобретение предназначено для электросвязи, в частности для передачи данных по каналам дальней связи.
Подавляющес количество выпускаемой аппаратуры передачи данных с высокой удельной скоростью снабжено автоматическим гармоническим корректором сигнала, использующим линейные принципы выравнивания. Известен также принцип построения нелинейного выравнивателя двоичных сигналов. 10
В нелинейном корректоре использоьаны в каждом его отводе нелинейный элемент-ограничитель, глубина и характеристика ограничения которого выбираются по определенному алгоритму. 15
Однако такой корректор не позволяет уменьшить влияния межсимвольной интерференции.
Целью изобретения является уменьшение слияния межсимвольной интерференции. 20
Для этого в предложенный корректор введены второй детектор, соединенный со входом аналоговой линии задержки, два регистра сдвига»a V разрядов, 2N модулятора, соединенных с блоком памяти. и дополнительный 25 сумматор, соединенный с регулятором уровня.
Вход первого регистра сдвига соединсн с выходом дополнительного детектора, вход второго регистра сдвига — с дополнительным выходом основного детектора, выходы регистров ЗО сдвига соединены с модуляторами, выходы модуляторов — с дополнительным сумматором.
Блок-схема предлагаемого нелинейного корректора приведена на чертеже.
Он содержит фильтр 1 приема, осуществляIощип оптпм альп 10 фильтраци10 сигнала на фоне флюктуацпонного шума, усилитель 2 с
АРУ, обеспечивающий поддержание необходимого для работы приемника и корректора постоянного значения уровня принимаемого сигнала, линию 3 задержки на Л посылок, например аналоговую, сумматор 4 основного сигнала с сигналом компенсации, основной детектор 5, определяющий знак полярности огкоррсктпрованного сигн11ла, дополнительный детектор б, определяющий знак полярности сигнала до коррекции, регистры 7 и 8 сдвига с N отводами, источник 9 эталонного компенсирующего сигнала, регулятор 10 уровня и знака эталонного сигнала, устройство 1! автоматической настропки кор(1ш<тора, блок 1? памяти, запоминающий величины эхо-сигналов в Л отстающих и У опережающих на тактовый интервал точках принимаемого сигнала. модуляторы 13, изменяющие знак величин. хранящихся в блоке памяти, в зависимости OT полярности влияющей посылки, и сумматор 14 сигналов интерференцпонного влияния.
421137
П1едположим, что заранее известно значения эхо-сигналов в каждой из N опережающих и Л отстакпцих на тактовый интервал точках:
b v...,6 1, > " Ом.
Иптсрфсрснцигпшос влияпис па каждую посылку различно и зависит от вида информа, .и пи!oi последовательности а рг,..., a аь..., а, ) М опережающих и У отставших посылок (предполагается, что влияние более дальних 1 осылок пренебрежимо мало). Для определения полярности отстающих посылок служит дополнительный детектор 6, а для их запоминания --- регистр сдвига 7. Полярность
N опере>кающих посылок определяется на основном детекторе 5 и записывастся в регистре сдвига 8.
1аким образом, для каждого момента времени в регистрах сдвига (7 и 8) записаны значсиия: Sgn а у,..., Sgn а >, >дп an..., " и а „, ° Каждыи нз моднляторов 13 выполняет персмножепие hiSgn а;.
Очевидно такой модулятор весьма прост, так как в его функции входит либо трансляция сигнала b;, если S,-.n ai= — 1, либо сго инверсия, ссли Sgn а;=-t-1.
На выходе сумматора 14 получается сигнал
У, — — . " bi Sgna;
i = — iv
i- О
Этот сигнал поступает на регулятор 10, который управляет величиной и знаком эталонного сигнала, вырабатываемого источником сигнала 9.
Если корректор включен после демодулятора, сигнал у„может быть использован непосредственно для устранения межсимвольной интерференции. Тогда отпадает необходимость в источнике эталонного сигнала 9, регуляторе
10 и сумматоре 14, а выходы модуляторов 13 подключаются к сумматору 4.
Компенсирующий сигнал не подвержен влиянию помех.
Преимуществом предложенного корректора является также применение аналоговой линии задержки половинной длины, так как необхоцимы сведения лишь о знаках соседних посылок, которые можно записывать на дискретных регистрах сдвига. Преимуществом является также наличие лишь одного регулятора.
Выходы детекторов 5 и 6, подключенные к регистрам сдвига 8 и 7, должны выдавать сигналы, соответствующие полярностям принимаемых посылок, независимо от того, применяется абсолютная или относительная модуляция. Если применяется многопозиционный
N сигнал, регистры сдвига 7 и 8 должны быть составными и иметь возможность запоминать все возможные значения каждой из посылок.
Устройство автоматической настройки 11 соединено с основным детектором 5 и блоком
15 памяти 12. Оно может быть построено по любому известному принципу, включая адаптивный.
П р едм ет;изобретен ия
Нелинейный автоматический корректор сигнала передачи данных, содержащий фильтр приема, выход которого через последовательно соединенные усилитель с автоматической
25 регулировкой усиления, линию задержки íà N посылок и сумматор подключен ко входу первого детектора, один из выходов которого через узел автоматической настройки корректора подключен ко входу блока памяти, и ис30 точник эталонного сигнала, выход которого через регулятор уровня и знака эталонного сигнала подключен ко входу сумматора, о тл и ч а ю шийся тем, что, с целью уменьшения влияния межсимвольной интерференции, 35 в него введены второй детектор, регистры сдвига на Nразрядов,,2 N модуляторов, при этом к упомянутому входу линии задержки на N посылок подключен вход второго детектора, соединенного с первым регистром сдви40 га на Л разрядов, а ко входу второго регистра сдвига на Л разрядов подключен другой выход первого детектора, причем выходы блока памяти подключены ко входам сумматора через соответствующие модуляторы, к другим
45 входам которых подключены соответственно выходы первого и второго регистров сдвига на
N разрядов. 421137
Составитель Л. Глатман
Техред Т. Курилко
Редактор Е, Кравцова
Корректор А. Дзесова
Типография, пр. Сапунова, 2
Заказ 1991/16 Изд. Ко 644 Тираж 678 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5


