Патент ссср 416844
О П И С А Н И Е 4l6844
ИЗОБРЕТЕ Н ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалмстически(Республик
Зависимое от авт. свидетельства №вЂ”
М. Кл. Н 03k 5j01
Заявлено 15.!1.1972 (¹1749162i18-24) с присоединением заявки №вЂ”
Приоритет
Опубликовано 25.111974. Бюллетень ¹ 7
Дата опубликования описания 11 UII.1974
Государственный комитет ,Саавта Министров СССР аа делам изааретений и открытий
УДК 621.319(088.8) Авторы изобретения
В. И. Кнышев и В. Г. Субботин
Б Г1 Т 5
Заявитель
ФОРМИРОВАТЕЛЬ ТЕСТОВЫХ НАПРЯЖЕНИЙ
ДЛЯ КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ
Изобретение относится к автоматическим устройствам выдачи тестовых (испытательных) напряжений по определенной программе и может быть использовано в контрольноизмерительной аппаратуре.
Известны формирователи тестовых напряжений для контроля интегральных схем, содержащие синтезатор слов с и выходами, каждый из которых подключен соответственно к одному из и каналов, содержащих согласующий блок, соединенный с управляющим входом коммутатора опорных напряжений, выход которого через операционный усилитель подключен к одному из и выходов формирователя, два программируемых источника испытательных напряжений, блок управления и два программируемых источника опорных напряжений, выход каждого из которых присоединен к первому и второму входам коммутаторов опорных напряжений соответственно, а выходы программируемых источников or„орных напряжений, входы программируемых источников испытательных напряжений и вход синтезатора слов соединены с выходами блока управления.
Однако известные формирователи имеют недостаточное быстродействие формирования тестовых переходов.
Целью изобретения является повышение оыстродействия формирования тестовых переходов.
Для этого каждый канал содержит дополнительно введсццьш управляемый коммутатор
5 испытательных напряжений, выход которого соединен с соответствующим выходом формирователя, первый и второй входы подключены к выходам первого и второго программируемых источников испытательных напряже10 нпй соответственно, а управляющий вход присоединен к выходу согласующего блока того же канала.
На чертеясе приведена функциональная блок-с ема формирователя.
15 Формирователь тестовых напряжений для контроля интегральных схем содержит блок управления 1, программируемые источники опорных цапряжешш 2, 3, программируемые источники испытательных напряжений 4, 5, 20 операционные усилители 6, коммутаторы опорных напряжений 7, управляемые коммутаторы пспытытельных напряжений 8, синтезатор слов 9, согласующие блоки 10, выходные клеммы 11.
25 Формирователь работает следующим образом.
Блок управлеппя 1 перед началом контроля выдает сигналы управления величинами выходных напряжений программируемых источ30 ников опорцы i и испьп.ательпы,: напряжений
416844
2, 3, 4 и 5, которые выдают при контроле следующие напряжения: источник 2 — опорное напряжение логического «0», источник 3 опорное напряжение логической «1», источник 4 — испытательное напряжение логического «О», источник 5 — испытательное напряжение логической «1».
Во время контроля по сигналам от блока управления 1 синтезатор слов 9 в каждом контрольном тесте синтезирует наборы логических «О» и «1» и подает их через согласующие блоки 10 одновременно на управляющие входы как коммутаторов опорных напряжений 7, так и коммутаторов испытательных напряжений 8.
Коммутаторы 7 подключают ко входам операционных усилителей 6 одно из опорных напряжений. Операционные усилители 6 выдают и поддерживают тестовые напряжения на выходных клеммах 11.
Величины этих напря>кений определяются величиной напряжений от программируемых источников опорных напряжений 2 и 3 и коэффициентом передачи операционных усилителей 6.
При формировании тестовых переходов от уровня испытательного напряжения логического «О» к уровню напряжения логической
«1» управляемые коммутаторы испытательных напряжений 8 подключают к выходным клеммам 11 выход источника испытательных напряжений 5, а при формировании обратных тестовых переходов выход источника 4, Так как быстродействие управляемых коммутаторов испытательных напряжений 8 выше быстродействия операционных усилителей
6, то качество переходного процесса формирования тестовых переходов выше, т. е. время установления режима работы операционных усилителей 6 не влияет на формирование гестовых напряжений. В установившемся режиме коммутаторы 8 не оказывают влияния на величины испытательных напряжений и огключаются, так как напряжения на выходных
Формирователь тестовых напряжений для
15." контроля интегральных схем, содержащий
40 клеммах 11 задаются операционными усилителями 6 и равны напряжениям программируемых источников испытательных напряжений 4 или 5.
Таким образом, быстродействие формирования тестовых напряжений обеспечивается подключением к выходным клеммам 11 управляемыми коммутаторами испытательных напряжений, необходимых напряжений, заданных перед началом контроля.
Предмет изобретения синтезатор слов с и выходами, каждый из которых подключен соответственно к одному из и каналов, содержащих согласующий блок, соединенный с управляющим входом коммутатора опорных напря>кений, выход которого через операционный усилитель подключен к одному из и выходов формирователя, два программируемых источника испытательных напря>кений, блок управления и два программируемых источника опорных напряжений, выход каждого из которых присоединен к первому и второму входам коммутаторов опорных напря>кений соответственно, а входы программируемых источников опорных напряжений, входы программируемых источников испытательных напряжений и вход синтезатора слов соединены с выходами блока управления, о тличающийся тем, что, с целью повышения быстродействия формирования тестовых переходов, в нем каждый канал содержит дополнительно введенный управляемый коммутатор испытательных напряжений, выход которого соединен с соответствующим выходом формирователя, первый и второй входы подключены к выходам первого и второго программируемых источников испытательных напряжений соответственно, а управляющий вход присоединен к выходу согласующего блока того же канала, 416844
Составитель О. Отраднов
Редактор А. Зииьковский Техред Л. Богданова Корректор В. Жолудева
Заказ 1464/13 Изд. № 505 Тираж 811 Подписное
ЦНИИПИ Государственного комитета Совета Министро-:, СССР по делам изобретений и открытий
Москва, 7К-35, Раушскчя изб., д. 4/5
Типография, пр. Сапунова, 2


