Патент ссср 410383
)1
О П И СА Н И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
410383
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
М. Кл. G 06f 3/00
Заявлено 31.111.1972 (№ 1766243 18-24) с присоединением заявки №
Приоритет
Опубликовано 05.1.1974. Бюллетень № 1
Дата опубликования описания 25.IV.1974
Государственный комитет
Совета Министров СССР по делам изобретений и открытий
УДК 681.327.12(088.8) Авторы изобретения
Г. В. Никулин, В. Л. Тиме и Ю. П. Павлов
Заявитель
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ
Изобретение относится к области вычислительной техники и может быть использовано, например, в устройствах ввода — вывода управляющих вычислительных машин.
Известны устройства для ввода в управляющие вычислительные машины импульсных сигналов, содержащие для каждого ввода приемный триггер, формирователь, схему формирования программного сброса приемного триггера, а также общий синхронизатор.
В этих устройствах при поступлении на вход импульса управления из него формируется короткий импульс, который переводит приемный триггер в состояние «1». После считывания информации управляющая вычислительная машина программным путем производит его сброс.
Синхронизатор служит для разделения во времени записи информации в приемный триггер и ее считывания.
Недостатком таких устройств является большое количество оборудования, необходимое для их реализации, и непроизводительные затраты машинного времени для организации программного сброса.
Целью изобретения является устранение этих недостатков.
Поставленная цель достигается тем, что устройство содержит управляющие триггеры, инверторы и линию задержки. Причем один вывод линии задержки и вход одного инвертора подключены к шине считывания, другой вывод линии задержки — ко входам первых
5 схем «И», а выход инвертора — ко вторым входам вторых схем «И», третьи входы которых соединены с выходами управляющих триггеров. Одни из входов этих триггеров подключены к выходам первых схем «И», другие
10 входы через инверторы подключены ко входным шинам.
На чертеже приведена блок-схема предложенного устройства.
15 Устройство в каждом канале содержит управляющий триггер 1, один вход которого соединен с выходом инвертора 2, другой — с выходом первой схемы «И» 3, а выход — с первым входом второй схемы «И» 4. Второй вход
20 схемы «И» 4 соединен со входом инвертора 2 и входной шиной 5. Выход схемы «И» 4 соединен с одним выходом приемного триггера 6, выход которого соединен с первым входом вентиля 7. Выход вентиля 7 соединен
25 с выходной шиной 8 и с первым входом схемы «И» 3. Шина считывания 9 соединена со вторым входом вентиля 7, со вторым входом схемы «И» 3 через линию задержки 10 и с третьим входом схемы «И» через второй ин30 вертор 11, 410383
Предмет изобретения еВ ° о5
Составитель И. Фролова
Техрсд 3, Тараненко Коррактор Т. Добровольская
Редактор Л. Утехина
Подписное
Заказ 1024i5 Изд. № З5З Тираж 624
ЦНИИПИ Государственного комитета Совета Министров СССР,по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Устройство работает следующим образом.
На входные шины 5 поступают импульсные сигналы управления, длительность которых и частота следования могут быть произвольными. Эти сигналы через схему «И» 4 проходят на вход приемного триггера 6. При поступлении импульса считывания на шину считывания 9 с вентилей 7 информация поступает в управляющую вычислительную машину и на вход второй схемы «И» 3, на второй вход которой через линию задержки 10 поступает импульс считывания.
Если в приемный триггер 6 занесена информация «1», то с выхода схемы «И» 3 снимается сигнал, сбрасывающий его в исходное состояние и поступающий также на нулевой вход управляющего триггера 1, который блокирует прохождение входного импульсного сигнала через схему «И» 4. Установка управляющего триггера 1 в состояние «1» происходит по окончании входного импульса на выходе инвертора 2. Импульс считывания через инвертор 11 поступает также на вход схемы «И» 4 и блокирует прохождение входного импульса через эту схему на время действия импульса считывания.
Устройство для ввода информации, содержащее приемные триггеры, один из входов которых подключен к выходам первых схем
«И», вторые их входы соединены с выходами вторых схем «И», первые входы которых подключены к входным шипам, а выходы приемных триггеров — к одним из входов третьих
10 схем «И», другие входы которых соединены с шиной считывания, выходы третьих схем «И» подключены к одним из входов первых схем «И», отличающееся тем,что, с целью упрощения устройства и увеличения
15 быстродействия его работы, оно содержит управляющие триггеры, инверторы и линию задержки; причем один вывод линии задержки и вход одного инвертора подключены к шине считывания, другой вывод линии задерж20 ки — к другим входам первых схем «И», а выход инвертора — ко вторым входам вторых схем «И», третьи входы которых соединены с выходами управляющих триггеров одни из входов которых подключены к выходам
25 первых схем «И», другие их входы через другие инверторы подключены ко входным шинам.

