Патент ссср 410324
4I0324
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 14,1Ч.1972 (№ 1773756/18-10) с присоединением заявки №
Приоритет
Опубликовано 05.1.1974. Бюллетень _#_ 1
Дата опубликования описания 291Ч.1974
М. Кл. G Olr 23, 00
Гасударственньй комитет
Совета Иинистров СССР по делам изобретений и открытий
УДК 621.3 t 7.761(088.8) Анторь нз«оретсння
И. В. Левашов и В. В. Васильев
Заявитель
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЧАСТОТЫ ГАРМОНИЧЕСКОГО
СИГНАЛА В ПРИСУТСТВИИ ПОМЕХ
Изобретение «1носи! ся к радиоэлектронной технике, может быть использовано в измерительной технике, в радио. локации и в автоматике.
Уже известнь1 схемы многоканальных корреляторов, с помощью которых возможно измерение частоты гармонического сигнала в присутствии помех.
В известных схемах при ограниченном времени поиска сигнала и измерения его чистоты число каналов измерителя должно соответствовать возможным значениям частоты сигнала. Кроме того, для определения частоты сигнала требуются дополнительные измерения.
Цель изобретения — создание устройства измерения частоты гармонического сигнала в присутствии помех, обеспечивающего ускорение поиска сигнала при ограниченном числе каналов и позволяющего непосредственно вычислять частоту сигнала.
Предлагаемое устройство измерения частоты гармонического сигнала в присутствии помех отличается тем, что выход широкополосного предварительного усилителя сигналов соединен с одним из входов перемножителей непосредственно, а с другим входом, за исключением первого перемножителя (в опорном канале),— через линии задержки, и вых«ды интеграторов связаны через пормирующне э.ц менты с шичнслитсльным устройством.
На выходе нормирующих элементов формируются значения нормированной автокорреляционной функции гармонического сигнала при установленных задержках т;: R. (т ), 5 R -(тр) ... R„(z;), по которым в вычислительном устройстве определяется чистота гармонического сигнала.
Блок-схема устройства показана на чертеже.
Устройство из перемпожителей сигналов 1, интеграторов 2, линий задержек 3, нормирующих элементов 4, вычислительного устройства 5 и широкополосного усилителя 6.
Гармонический сигнал и шум поступают на
15 вход широкополосного предварительного усилителя, выход которого соединен со входом первого перемножителя непосредственно, а со входами других перемпожителей — через линии задержки.
20 На выходах интеграторов соответственно формируются дискретные значения автокорреляционной функции сигнала R. Отсюда сформированные значения автокорреляционной функции поступают на нормирующие
25 элементы, которые нормируют эти значения по значению автокорреляционной функции, взятой при первом значении задержки.
Нормированные значения автокорреляционнои функции 110 К (тт), Rx (T2) ... Ri (тп) ВВ«
ЗО дятся l3 Hl>1 шслнтельнос устр«йстио; туда жс
410324
Составитель В. Степанов
Техред T. Миронова
Корректор Н. Торкина
Редактор Б. Федотов
Заказ 1039/6 Изд. ¹ 354 Тираж 81! Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5 типография, «р Сапунова, 2 вводятся установленные величины задержек т1, т ... т. В вычислительном устройстве по известным Ру (т ) ... Rx (тд) и т! т2 ... т на ходится значение частоты гармонического сигнала путем решения системы нелинейных уравнений, составленных с использованием этих значений.
Предмет изобретения
Устройство для измерения частоты гармонического сигнала в присутствии помех, содержащее широкополосный предварительный усилитель и и каналов, каждый из которых содержит линию задержки, перемножитель сиг- 15 палов, интегратор, о т л и ч а ю щ е е с я тем, что, с целью уменьшения числа каналов измерителя частоты при ограниченном времени поиска сигнала и измерения его частоты, каждый канал снабжен нормирующим элементом и общим для всех каналов вычислительным устройством, причем выход широкополосного сигнала предварительного усилителя соединен с одним из входов перемножителей непосредственно, а с другим входом, за исключением первого перемножителя (в опорном канале),— через линии задержки, и выходы интеграторов подключены через нормирующие элементы ко входу вычислительного устройства.

