Анализирующее устройство кодоимпульсной
О 11"Я q À Е 407375
ИЗОБРЕТЕН ИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства ¹-Заявлено 23,VIII.1972 (№ 1822693/18-24) с присоединением заявки ¹-Приоритет—
Оп :б1ликовано 21.Х1 1973. blo7;Icтсш: ¹ 46
М.Кл. G 08c 19/26
Государственный комитет
Совета Министров СССР по делам изобретений и открытий ДК 681.332,63 (088.8) Дата оп Ол и коВя ни я oil lick! 111151 2 4. . 1 974
Авторы изобретения
В. H. Казаков и В. A. 1еботарев
Заявитель
АНАЛИЗИРУК)ЩЕЕ УСТРОЙСТВО КОДОИМПУЛЬСНОЙ
ИНФОРМАЦИИ
Предлагаемое устройство о! 51001!kc5! к кодоимпульсным системам телеуправления — телесигнализации, предназначенным для управления несколькими автоматизированными объектами, соединенными с общим пунктом управления каналами связи.
Известно анал !зирующсс устройство кодоимпульсной ииформацl!11, содержащее входну10
cxcìó, триггер и схему ьыделения фронтов.
В lзвсстиом устройствс для приема адресI1oi зяяВки к каждом яоонентско!!у Входу последовательно подключается приемная часть группового устройства. то есть анализ поступающей на абонентский вход информации ведется непостоянно и адресная заявка можст быль ие принята.
Прсдлягасмое анализирующее устройство кодоимиульсной информации отличается от известного тем, что в него введены счетчик, 20
cxcxIi,I «запрет» и интегратор, причем входная сыма через триггер подключена к схеме выдсления фронтов, выход которой подсоединен ко входу счетчика, выходы которого подключены через схемы «запрет» «о входу шпегратора. 25
Это позволяет повысить !1адежность работы устройства.
Схема предлагаемого устройства кодоимпульсиой информации представлена на чсртсжс и содержит входную схему 1, триггер 2, 30 схему 8, выделения фронтов, счетчик 4, схемы
«запрет» 5 и 6, интегратор 7.
Устройство работает следующим образом.
Импульсы сигнала подаются па входную схему 1, выходные напряжения с которой поступают на соответствующие входы триггера 2. Выходныс импульсы с триггера подаются на сxe»lv 3 выдсления фронтов. В исходном положении в счетчике 4 и интеграторе 7 отсутствует единица. Интегратор представляет 00бои реверсивный счетчик на и разрядов, который возвращается в исходное состояние и!
ПОСЫЛОК. Г!РИЧЕМ И=-П, Если 00 с ciill» 3 выделения фронтов посгупит двя импульса в теченис отрезка времспи (2T j, II3ÂHo! 0 д,,1 итс 7bl10 I ll дв х ио 11, 10!i, со В opolo разряда cчстчика 4 единица поступит па первый в. од схемы «запрет», 5. и на запрещающий вход схемы 6, запись единицы в которую по первому входу осущссгвлястся
IIOCTO5I П НО.
По окончании указанного отрезка врсмсни счетчик 4 возвращается в исходное состояние, а со сымы 5 kIB продвигающий вход интегратора 7 оудет выдан один импульс.
Если в течение отрезка времени 2т co схсмы 3 будет выдано больше двух импульсов, то с третьего разряда счетчика 4 импульс поступит ия запрещающий вход схемы 5, если жс меньше двух импульсов, то импульс пос7уппт
407375
Предмет изобретения
Со«тавнт«ль Л. Шарова
Техрад А. Камышникова! «гактср Б. Нанкина
Корректор Е. Хмелева
„Ц о 009 Тираж 602 I lол нс о;
Ц1111111111 Голларс вснного когннтста Сов«та Мнннстров ГССР о аслам Ilçî >ðñòñèïé il открытий
Мо«ква, jk-з5, Рауш "кая наб., л. 4/5
3 |кав 1)Я9
Оол. fHII01 рафнн Костромского унрнвлсннн нвдатсльств, нолиграф1 и н книжпой торговли на запрещающий вход схемы б. Тогда либо со схемы 5 (в первом случае), либо со схемы 6 (во втором случае) поступит импульс на второй вход интегратора, и возвратит его на один разряд.
Если за время At будет меньше чем (nz — n) ошибок, то на выходе 8 интегратора 7 появится импульс, что означает поступление заявки на обслуживание.
Если же число ошибок будет больше, чем (т — n), то по истечении времени At интегратор 7 будет очищен.
Анализирующее устройство кодоимпульсной информации, содержащее входную схему, триггер, и схему выделения фронтов отличающееся тем, что, с целью повышения надежности работы устройства, в него введены счетчик, схемы «запрет» и интегратор, причем входная схема через триггер подключена к
l0 схеме выделения фронтов, выход которой подсоединен ко входу счетчика, выходы которого подключены через схемы «запрет» ко входу интегратора.

