Устройство синхронизации дискретных сигналов в системах прерывистой связи
ОП ИСА Н-И Е
ИЗОБРЕТЕН ИЯ
Союз Советских
Социалистимеских
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №
М. Кл. H 04l 7/08
Н 03h 5i156
Заявлено 17.|.1972 (№ 1738763/26-9) с присоединением заявки №
Приоритет
Опубликовано 22.Х.1973. Бюллетень № 44
Дата опубликования описания 28.I I I.1974
Государственный комитет
Совете Министров СССР по де.яам иеооретений н открытий
УДК 621.394.62 (088.8) Автор изобретения
А. И. Усачев
Заявитель
Воронежский политехнический институт
УСТРОЙ СТВО СИ HXPOH ИЗАЦИ И ДИ СКРЕТНЪ|Х СИГНАЛОВ
В СИСТЕМАХ ПРЕРЫВИСТОЙ СВЯЗИ
Изобретение относится к области импульсной техники и предназначено для синхронизации дискретных сигналов в системах передачи дискретной информации по каналам с переменными параметрами (метеорпая и КВсвязь), а также по каналам телеуправления, когда команды на объект подаются в течение коротких сеансов связи.
Известны устройства синхронизации дискретных сигналов в системах прерывистой связи, содержащие кварцевый генератор, управляющий соответственно делителем частоты непосредственно и через решающий блок регистром сдвига, выходы разрядов которого подключены к входам блока опознавания стартовой комбинации (ОСК), а также схемы «НЕТ» и триггер.
Однако в таких устройствах отсутствует коррекция фазы выходных импульсов в процессе сеанса связи при флуктуациях фазы групп сигналов в каналах с многолучевым распространением, что ведет к дополнительным потерям полезного времени на фазирование.
Цель изобретение — сокращение времени вхождения в синхронизм.
Зто достигается тем, что между дополнительными выходами блока ОСК и одним из входов схемы «НЕТ» включен блок опознавания корректирующей комбинации (ОКК), а между основным выходом блока ОСК, соединенным с выходом блока ОКК, и входами делителя частоты включены последовательно соединенные счетчик и блок памяти, причем соответствующий выход кварцевого генерато5 ра дополнительно подключен ко второму входу схемы «НЕТ», выход которой подключен непосредственно и через счетчик к входам триггера, выходы которого, в свою очередь, подключены соответственно к входам запус10 ка блока ОКК и блока памяти.
На чертеже приведена блок-схема предлагаемого устройства.
Устройство содержит решающий блок 1, 15 кварцевый генератор 2, регистр 3 сдвига, блок 4 ОСК, делитель 5 частоты, блок 6 памяти, блок 7 ОКК, триггер 8, счетчик 9 и схему 10 «НЕТ».
Сигнал с выхода приемника поступает на
20 вход решающего блока 1, где стробируется с частотой кварцевого генератора 2, частота которого выше или кратна скорости манипуляции, и записывается в регистр 3 сдвига.
Продвижение информации по регистру сдвига
25 осуществляется в такт с импульсами стробирования.
Импульсы с выходов ячеек регистра 3 сдвига поступают на блок 4 ОСК, на выходе которого в момент прихода последнего элемен30 та комбинации появляется пачка импульсов, 10
25
З0
Количество импульсов в пачке зависит как от кратности превышения частотой стробирования скорости передачи информации, так и от степени искажения импульсов, поступающих на вход решающего блока 1.
Формирование импульсов для стробирования информационных элементов, следующих непосредственно за последним элементом опознаваемой комбинации, осуществляется из последовательности импульсов кварцевого генератора 2 с помощью делителя 5 частоты с коэффициентом деления, равным отношению частоты этой последовательности к скорости манипуляции. При этом за начало отсчета принимаются импульсы с выхода блока 4
ОСК, а число импульсов пачки определяет исходное состояние делителя частоты, устанавливаемое блоком 6 памяти.
Запуск дополнительного блока 7 ОКК осуществляется импульсом с триггера 8, свидетельствующим о приеме стартовой комбинации (начало сеанса связи), и остановка — импульсом окончания сеанса связи, поступающим на его управляющий вход.
Выходы блоков 4 и 7 объединены и подключены к счетчику 9 и к входу схемы 10
«НЕТ».
В результате после определенного числа импульсов пачки срабатывает триггер 8, подготавливая блок 6 памяти. После прихода последнего импульса пачки с выхода схемы
10 триггер 8 и счетчик 9 возвращаются в исходное состояние, а в делитель 5 частоты записывается такое число, что первый импульс с его выхода располагается в середине первого информационного элемента.
Если число импульсов в пачке меньше установленного минимума или отсутствуют импульсы на некоторых позициях внутри пачки, триггер 8 не срабатывает, и счетчик 9 импульсом с выхода схемы 10 «НЕТ» возвращается в исходное состояние. В процессе сеанса связи коррекция фазы выходных импульсов производится аналогичным образом.
При каждом поступлении импульсов пачки с выхода блока 7 ОКК в делителе 5 частоты устанавливается новое исходное число в соответствии с моментом появления пачки и количеством импульсов в ней.
Таким образом, число импульсов и их распределение внутри пачки служит критерием пригодности канала связи. При определенных условиях к пачке импульсов можно обеспечить сколь угодно малую вероятность ложного старта в результате искажений любого тип„", и существенно снизить влияние помех при фазировании приемного распределителя в процессе сеанса связи. Помехоустойчивость системы синхронизации с фазированием приемного распределителя по произвольным кодовым сочетаниям оказывается выше помехоустойчивости известных систем, применяемых в аппаратуре передачи информации по однородным каналам связи, особенно по отношению к помехам импульсного характера. Это объясняется тем, что при воздействии импульсных помех канал синхронизации оказывается закрытым и автоматически открывается только в моменты неискаженного приема группы элементов, составляющих одну из корректирующих комбинаций. Кроме того, исключаются потери полезного времени на фазирование в случае периодической передачи специальных ключевых комбинаций фазирования.
Предмет изобретения
Устройство синхронизации дискретных сигналов в системах прерывистой связи, содержащее кварцевый генератор, управляющий соответственно делителем частоты непосредственно и через решающий блок регистром сдвига, выходы разрядов которого подключены к входам блока опознавания стартовой комбинации (ОСК), а также схемы «НЕТ» и триггер, отличающееся тем, что, с целью сокращения времени вхождения в синхрокизм, между дополнительными выходами блока
ОСК и одним из входов схемы «НЕТ» включен блок опознавания корректирующей комбинации (ОКК), а между основным выходом блока ОСК, соединенным с выходом блока
ОКК, и входами делителя частоты включены последовательно соединенные счетчик и блок памяти, причем соответствующий выход кварцевого генератора дополнительно подключен ко второму входу схемы «НЕТ», выход которой подключен непосредственно и через счетчик к входам триггера, выходы которого, в свою очередь, подключены соответственно к входам запуска блока ОКК и блока памяти.
405182
Составитель В. Евдокимова
Редактор Е. Караулова Техред Е. Борисова Корректор Л. Орлова
Заказ 661/11 Изд. Ка 2006 Тираж 678 Подписное
ЦНИИПИ Государственного комитета Совета Мн|шстров СССР по делам изобретений и открытий
Москва, К-35, Раушская наб., д. 4/5
Типография, пр. Сапунсва, 2


