Постоянное запоминающее устройство
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 03.1.1972 (№ 1732469/18-24) с присосдииением заявки ¹â€”
Приоритет
Опубликовано 26.Х.1973. Бюллетень ¹ 43
Дата опубликова(шя описания 25. I I I.1974
М, Кл. 6 I! ñ 17 00
Государственный комитет
Совета Министров СССР ла делам изобретений и открытий
УДК 681.3.08(088.8) Авторы изобретения
Е. П. Балашов, Г. П. Чубчиков и Ю. Д. Чекмарев
Заявитель
ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Предлагаемое изобретение относится к области вычислительной техники и автоматики и может быть использовано в любых вычислительных и автоматизированных системах в качестве постояш(ого запоминающего устройства (ПЗУ) для хранения команд программ, подпрограмм, констант, табличных данных и т. п.
Одной из основных проблем при изготовлении ПЗУ является занесение информации в элементы памяти. Известно много типов
ПЗУ. Наиболее технологичными являются появившиеся в последнее время ПЗУ, в которых многоразрядные хранимые коды разбиваются на отдельные группы. Причем в таких ПЗУ фиксация определенной кодовой последователы(ости внутри каждой группы осуществляется или прошивкой адресным проводом одного запоминающего элемента или же установкой одного элемента связи: диода, резистора, транзистора и т. п.
Однако в ПЗУ такого типа фиксация и смена информации довольно трудоемки н сложны, при этом зафиксированная информация в каждом из числовых блоков различна.
Цель изобретения — упрощение смены и считывания информации, Это достигается тем, что группы выходов дешифратора адреса соответственно через коммутационные поля подключены к группам входов числовых блоков.
На чертеже изображена функциональная схема ПЗУ, предназначенного для хранения а
5 чисел разрядностью (ã.
На чертеже изображены дешифратор адреса 1, общий вид ПЗУ, коммутационные поля
2 с проводниками 3 нлн штексрами и числовые блоки 4. Количество групп выходов де10 шифратора адрсса равно т.
Выбор величины т производится таким образом, чтобы разрядность хранимых чисел в каждом числовом блоке была такова, чтобы в нем технологически было возможно в зави15 симости от типа запоминающего элемента зафиксировать все возможные комбинации n/т разрядных чисел.
При этом числовые блоки 4 по разрядности могут отличаться друг от друга, но необхо20 димо, чтобы на выходе ПЗУ в результате параллельного считывания получился и-разрядный код числа.
Код адреса числа с выхода дсшифратора адреса поступает параллельно через свои вы25 ходныс каскады на коммутационные поля, куда подключены также входные информационныее шины числовых блоков.
ТЯк кЯк В каждом числовом блоке ЗЯфнксированы все возможные кодовые комбнна30 цин разрядностью (г/т, то фиксация необхо404133
Предмет нз обретен 111
1 )
I l i
I Г
Составитель В. Гордонова
Редактор Т. Загребельная Техред Т, Миронова
Корректоры: М. Коробова н Е. Давыдкина
Заказ Я6 18 Изд. № 157 Тираж 576 Подписное
Ш1ИИПИ 1осударствснного комитета Совета Министров СССР по делам изобретений и открь1тнй
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 димой информации в таком ПЗУ сводится к соответству1ощему подкл1очени1о на коммутационном поле данной адресной шины ПЗУ, т, е. выхода каскадов дешифратора адреса, к необходимой входн информационной шине числового блока.
С числовых блоков информация поступает паралчельно на выход ПЗУ в виде и-разрядного двоичного кода.
Смена информации в ПЗУ осу1цествляется 10 путем соответствующей перепайки проводников на коммутационных полях без какого4 либо изменения информации в числовых бло-.. ках.
Постоянное запомина1ощее устройство, содержащее дешифратор адреса и числовой блок, отличающееся тем, что, с целью упрощения смены и считывания информации, в устройстве группы выходов дешифратора адреса соответственно через коммутационные поля подключены к группам входов числовых блоков.

