Патент ссср 401979
40I979
ОП ИСАН ИЕ
ИЗОЬЕЕтЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Созатеетмх
СОщийлистичбскйу
Рес тублин
Зависимое от авт. свидетельства М
Заявлено 01.Х.1971 (№ 1701710/24-7) Ч. Кл. Ci 05f 1/56 с присоединением заявки No
Гасударственнай комите т
Совета Министров СССР по делам изобретений и отнрытнЙ
Приоритет
Опубликовано 12.Õ.1973. Бюллетень . 6 41
Дата опубликования описания 20.II.1974
УДтК 621.316.722.1 (088 8) Автор изобретению
В. В. Ланцов
Заявитель
Всесоюзный научно-исследовательский и конструкторск институт научного приборостроения
ИСТОЧНИК ОПОРНОГО НАПРЯЖЕНИЯ
Предлагаемое устройство относится к промышленной радиоэлектронике и может применяться в устройствах электропитания узлов автоматики, вычислительной техники и средств связи.
Известны источники опорного напряжения, содержащие многокаскадный параметрический стабилизатор напржения, конечный каскад которого состоит из последовательно включенных между питающими шинами стабилитрона и компенсирующего резистора.
Однако известные источники обладают большим временным дрейфом выходного напряжения, Цель предлагаемого изобретения — уменьшить временный дрейф выходного напряжения.
Указанная цель достигается тем, что один чз электродов стабилитрона конечного каскада через запоминающий конденсатор и резистор подключен ко входу узкополосного усилителя переменного тока, который через ключевой элемент соединен с питающей компенсирующий резистор шиной, причем выход усилителя через включенные последовательно фазовый детектор, интегрирующую RC-цепочку и токоограничивающий резистор соединен с общей точкой компенсирующего резистора и другого электрода стабилитрона.
На чертеже приведена принципиальная электрическая схема предлагаемого источника.
Источник опорного напряжения содержит многокаскадный параметрический стабилизатор напряжения 1 с оконечным стабилитроном
2, катод которого через запоминающий кондея. сатор 3 и резистор 4 подключен ко входу узкополосного усилителя переменного тока 5, периодически закорачиваемому ключом 6. Вы10 ход усилителя через фазовый детектор 7, интегрирующую RC-цепочку 8 и токоограничительный резистор 9 подключен к аноду оконечного стабилитрона и компенсирующему резистору 10, соединенного с выходной шиной.
1 Источник опорного напряжения работает следующим образом.
В исходном положении (режим запоминания) ключ 6 закорачивает вход усилителя 5, а запоминающий конденсатор 3 заряжается
2О (или разряжается) через резистор 4 до текущего значения выходного напряжения стабилизатора 1 (источника опорного напряжения) .
При этом выходное напряжение усилителя 5 равно нулю, и индексатор интегрирующей це25 почки 8 медленно разряжается через резисторы 9 н 10, поддерживая на компенсирующем резисторе 10 напряжение предыдущего цикла компенсации. При размыкании ключа 6 схема работает в режиме компенсации, в котором ко
Зо входу усилителя 5 прикладывается разность
401979
|Составитель Ю, Дичко
Техред Т. Ускова
Корректор В. Жолудева
Редактор В. Фельдман
Заказ 315/13 Изд. № 141 Тираж 780 Подписнюе
11ИИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 выходного напряжения источника и напряжения запоминающего конденсатора 3. Напряжение на запоминающем конденсаторе остается постоянным (при достаточно больших .значениях входного сопротивления усилителя и сопротивления утечки конденсатора), а выходное напряжение стабилизатора изменяется (в основном за счет дрейфа напряжения стабилизации оконечного стабилитрона 2). Поэтому на выходе усилителя появляется усиленное напряжение рассогласования. Оно детектируется фазовым детектором 7, интегрируется RC-цепочной 8 и через резистор 9 поступает на компенсирующий резистор 10 в противофазе с изменением выходного напряжения стабилизатора, компенсируя его. Далее ключ 6 опять замыкается, наступает снова режим запоминания выходного напряжения конденсатором 3 н т. д.
Описанные процессы все время циклически повторяются с заданной частотой работы ключа 6. При этом происходит периодическое сравнение текущего значения выходного напряже ия источника с напряжением конденсатора 3, запоминающего предыдущее значение этого напряжения, выработка управляющего напряжения и отработка сигнала рассогласовываются. Таким образом, схема компенсации поддерживает с некоторой ошибкой выходное напряжение источника, равным его значение в момент начала работы схемы (после прогрева стабилизатора напряжения).
Наряду с компенсацией временного дрейфа в предлагаемом источнике опорного напряжения осуществляется также и компенсация температурного дрейфа, возникающего при изменении температуры окружающей среды по сравнению с первоначальной (в момент включения схемы компенсации) .
Предмет изобретения
Источник опорного напряжения, содержащий многокаскадный параметрический стабилизатор напряжения, конечный каскад которо15 го состоит из последовательно включенных между питающими шинами стабилитрона и компенсирующего резистора, отличающийся тем, что, с целью уменьшения временного дрейфа выходного напряжения, один из элек20 тродов стабилитрона конечного каскада через запоминающий конденсатор и резистор подключен ко входу узкополосного усилителя переменного тока, который через ключевой элемент соединен с питающей компенсирующий
25 резистор шиной, причем выход усилителя через включенные последовательно фазовый детектор, интегрирующую RC-цепочку и токоограничивающий резистор соединен с общей точкой компенсирующего резистора и другого
30 электрода стабилитрона.

