Матричное феррит-диодное запоминающее устройство
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
395899
1отоз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 11 !!.1972 (№ 1747808/18-24) с присоединением заявки №
Приоритет
Опубликовано 28.Ч!!!.1973. Бюллетень № 35
Дата опубликования описания 12.1.1974
М. Кл. 6 llс 11,/06
Гасударственный комитет
Совета Министров СССР ао делам изобретений и открытий
УДК 681.327.66(088.8) Автор изобретения
В. И. Карпов
Заявитель
МАТРИЧ НОЕ ФЕРРИТ-ДИОДНОЕ ЗАПОМИ НАЮЩЕЕ
УСТРОЙСТВО
Изобретение относится к области автоматики и вычислительной тех ники и может быть использовано при построении специализировагсных вычислительных машин.
Известны матричные феррит-диодные запоминающие уст1ройства, содержащие накопительные матрицы, п рошитые адресными шинами, подключенными к соответствующим адресным ключам,,разрядными шинами записи и считывания и выходными обмотками, подключенными ко входам усилителей чтения, Однако при увеличении объема памяти возрастает объем управляющей аппаратуры, то приводит к значительному усложнению устройств.
Для упрощения матричных феррит-диодных запоминающих устройств оно содержит в каядой накопительной матрице импульсные трансформаторы записи по числу разрядов и один трансформатор считывания; начала первичных обмоток и мпульсных трансформаторов записи и считывания одноименных разрядов всех матриц подключены через разделительные диоды к выходам соответствующих фо рмирователей записи и считывания, концы указанных обмоток в каждой,матрице подключены к общей шине выбора матрицы, начала вторичных обмоток импульсных трансформагоров записи соединены с соответствующими разрядными шинами записи, а начало вторичной обмотки импульсного трансформатора считывания в каждой матрице соединено с разрядными шинами считывания.
5 На чертеже изображена принципиальная схема предлагаемого устройства.
Устройство содержит а Hçêoïèòåëьныx Màтрпц 1, одноименные адресные шины 2 которых подключены к соответсгвуюгцпм адресным
N ключам 8. Разрядные шины записи 1 подключены к вторичным обмоткам импульсных трансформаторов записи 5 и через разрядные диоды соединены с адресными шинами 2 через обмотки записи запоминающих сердечни15 ков. Разрядные шины считывания 6 подкгцочены к вторичной обмотке импульсного трансформатора считывания 7 соответствующей матрицы. Концы перьичных обмоток тран сформаторов записи и считывания подключены
20 в каждой матрице к общей шине выбора матрицы 8. Начала этик обмоток через разделительные диоды подключены к выхода,м соответствующих формирователей импульсов записи 9 и импульсов считывания 10. Количество
25 формгорователей импульсов записи соответствует числу разрядов матрицы. Выходные оомотки матриц пронизывают последовательно сердечники одного разряда Bcl .x накопительных матриц и соединены со входами усилитеЗ0 лей чтения 11 соответствующих разрядов.
395899
Работа предложенного успройства п ротека ет следующим образом. Выбор наиопительной матрицы 1 осуществляется подачей напряжения питания на общую шину выбора матрицы
8. Считыва ние и запись инфо рмации производится в два та кта. С устройства упра вления 12 на адресные ключи 8 поступают сигналы выбо ра ад реса и одновременно на формирователь и мпульcom считывания 10 поступают тактовые им пульсы считывания. Им пульсы тока считывания через трансформатор считывания 7 выбран ной матрицы поступают в шину считывания соот ветств ующего адреса. Считанные сигналы «1» приходят на входы усилителей чтения 11, в которых происходит усиление сигналов и выделение их на фоне случай ных помех с помощью формирователя строби рующих импуль сов 13. У силенные сигналы «1» с выхода усилителей чтения 11 поступают для регенерации на формирователи импульсов записи 9 и на выход для их дальнейшего использования.
Следующим тактом осуществляется запись информации из числового регистра 14 через формирователи импульсов записи 9 и импульсные трансформаторы записи 5 в запоминающие сердечники выбранного адреса. Причем адресный ключ открыт в течение всего цикла
«считывание-запись».
Предмет изобретения
Матричное феррит-диодное запоминающее устройство, содержащее накопительные матрицы, прошитые ад реснымп шинами, подключенными к соответствующим адресным ключам, разрядными шина ми запи си и считыва ния и выходными обмотками, .подключенными ко входам усилителей чтения, форми ро ватели им10 пульсов записи и .считывания, отличающееся тем, что, с целью упрощения устройства, оно содержит в каждой накопительной;матрице импульсные трансформаторы записи по числу разрядов и один трансформатор считывания;
15 начала первичных обмоток импульсных трансформаторов записи и считывания одноименных раз рядо в всех мапри, подключены через разделительные диоды к выхода м соответствующих формирователей записи и считываяия, 20 концы указанных обмоток в каждой матрице подключены к общей шине выбора матрицы; начала вторичных обмоток импульсных трансформато ров записи соединены с соответствующими разрядными шина ми записи, а начало
25 вторичной обмотки импульсного трансформато ра считыва ния в каждой матрице соединено с разрядными шинами считывания.
895899
Составитель Ю. Розенталь
Техред А. Камышннкова
Редактор Е. Гончар
Корректор Л. Орлова
Типография, пр. Сапунова, 2
Заказ 3506/17 Изд. № 930 Тираж 576 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5


