Распределитель импульсов
О П Ы С А Н И Е 391742
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства № 306569
Заявлено 28ЛII.1972 (№ 1763594/26-9) с присоединением заявки №
Приоритет
Опубликовано 25.VII.1973. Бюллетень № 31
Дата опубликования описания 29.XI.1973
М. К.л. Н 03k 21/00
Государственный комитет
Совета Министров СССР по делам изооретений и открытий
УДК 621.395.345 (088.8) Авторы изобретения
В. А. Почтарев и Н. В. Клопыжников
Заявитель
РАСП Р ЕДЕЛ И ТЕЛ Ь ИМПУЛЬСОВ
Изобретение относится к технике телефонной связи и может быть использовано в управляющих устройствах квазиэлектронных и электронных АТС, построенных, например, на интегральных твердых схемах.
Известен распределитель импульсов по авт. св. № 306569, выполненный по схеме с непосредственными связями, например, на твердосхемных элементах «HE» — «ИЛИ», у которого выходы каждого последующего триггера соединены со входами выходных схем совпадения, другие входы которых подключены ко входам схем совпадения, соединенных со входами каждого предыдущего триггера. На вход последних схем совпадения подаются управляющие импульсы по каналам А и Б.
Однако известный распределитель не выдает равномерно распределенных во времени импульсов при поочередном поступлении управляющих импульсов по каналам А и Б с четным количеством триггеров.
Предлагаемый распределитель импульсов отличается от известных тем, что единичный и нулевой выходы последнего триггера соединены со входами дополнительных схем сов- 25 падения; на вторые входы которых поданы управляющие импульсы каналов А и Б.
На фиг. 1 изображен распределитель импульсов на 8 выходов, содержащий триггеры
1 — 4 и двухвходовые схемы 5 — 24 совпадения. 30
В исходном состоянии триггеры 1 — 4 установлены в нулевое состояние.
На выходах 1 — ЧШ распределителя нет сигналов (фиг. 2). Первый управляющий импульс по каналу А через открытые схемы 21, 5, 18 совпадения поступает на 1 выход распределителя и одновременно устанавливает триггер 1 в единичное состояние. Первый управляющий импульс по каналу Б через открытые схемы 24, 7 и 15 совпадения поступает на Ш выход распределителя и одновременно устанавливает триггер 2 в единичное состояние.
Второй управляющий импульс по каналу А через открытые схемы 21, 9 и 17 совпадения поступает на V выход распределителя и одновременно устанавливает триггер 8 в единичное состояние. Второй управляющий импульс по каналу Б через открытые схемы совпадения 24, 11 и 19 поступает íà VII выход распределителя и одновременно устанавливает триггер 4 в единичное состояние.
Единичный выход триггера 4 соединен с входом схем 22 и 28 совпадения.
Третий управляющий импульс по каналу А через открытые схемы 28, 6 и 14 совпадения поступает на II выход распределителя и одновременно устанавливает триггер 1 в нулевое состояние. Третий управляющий импульс по каналу Б через открытые схемы 22, 8 и 16
39I742
Предмет изобретения
+l I U Р Ul Я rill анолА
/Гавела
Жи г. ii
Рыл. К
8oix lit о и. iv
Аа 7 аых Ul
Aè.@
Юык Uli1
Рие. g
Составитель А. Дедюхии
Техред Т. Миронова Корректор Л. Чуркина
Редактор О. Стенина
Заказ 3123/17 Изд. № 822 Тираж 780 Подписное
Ц1-1ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Я-35, Раушская наб., д. 4/5
Ти ног ра фи я, п р. Сапунова, 2 совпадения поступает на IV выход распределителя и одновременно устанавливает триггер 2 в нулевое состояние.
Четвертый управляющий импульс по каналу А через открытые схемы 28, 10 и 18 совпадения поступает на VI выход распределителя и одновременно устанавливает триггер 8 в нулевое состояние. Четвертый управляющий импульс по каналу Б через открытые схемы
22, 12 и 20 совпадения поступает на VIII выход распределителя и одновременно устанавливает триггер 4 в нулевое состояние.
Нулевой выход триггера 4 соединен со входом схем совпадения 21 и 24.
Пятый управляющий сигнал по каналу А через открытые схемы 21, 5 и 18 совпадения поступает на I выход распределителя и одновременно устанавливает триггер 1 в единичное состояние, и так далее.
Распределитель импульсов по авт, св. № 306569, отличающийся тем, что, с целью обеспечения равномерного распределения импульсов во времени при четном количестве триггеров, единичный и нулевой выходы последнего триггера соединены со входами дополнительных схем совпадения, другие входы которых подсоединены соответственно к каналам упра вляющих импульсов.

