Преобразователь интервала времени в цифровой код
,ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
391587
Союз Советских
Социалистимеских
Республик
Зависимое от авт. свидетельства №
М. Кл. G 08с 9. 00
Заявлено 24.Ч11.1970 (№ 1470365/18-24) с присоединением заявки №
Приоритет
Опубликовано 25.Ч11.1973. Бюллетень №,31
Дата опубликования описания 21.XII.1973
Гасударственный комитет
Совета Министров СССР па делам изобретений и открытий
УДК 621.314.26(088.8) Автор изобретения
В. И. Мяснов
Заявитель
ПРЕОБРАЗОВАТЕЛЬ ИНТЕРВАЛА ВРЕМЕНИ В ЦИФРОВОЙ КОД
Изобретение относится к аналого-цифровым преобразователям интервала времени в цифровой код.
Известны преобразователи время-код для преобразования однократных интервалов времени в цифровой код, содержащие и-тактный генератор импульсов эталонной частоты и счетчик импульсов, младшие разряды которого содержат п счетных ячеек, каждая из которых по входу через вентиль подключена к одному из тактовых выходов генератора импульсов эталонной частоты.
Целью изобретения является упрощение устройства и уменьшение задержки цепи переноса.
Это достигается тем, что в младшие разряды счетчика введено и двухразрядных счетчиков, одноименные выходы каждой ячейки которых через последовательно соединенные многовходовую логическую ячейку «И» и формирователь подключены к счетному входу старших разрядов счетчика.
На чертеже представлена функциональная схема предлагаемого преобразователя.
Он содержит цепь 1 старт-импульса, вентили 2 на выходе каждого такта генератора импульсов эталонной частоты; генератор
8 импульсов эталонной частоты (цифры около каждого его выхода условно обозначают
2 порядковый номер такта); пересчетные ячейки 4 и 5 двухразрядных счетчиков, соответственно составляющие младшие и старшие разряды счетчика преобразователя (весь счет5 чик импульсов на чертеже не показан); жгут б, объединяющий одноименные (единичные) выходы ячеек двухразрядных счетчиков, многовходовая схема «И» 7, имеющая 2п входов, формирователь 8 импульсов, счетный вход 9
10 старших разрядов счетчика преобразователя, первая 10 и вторая 11 ячейки старших разрядов счетчика преобразователя, цепь 12 стопимпульса.
В момент прохода по цепи 1 старт-импульса
15 вентили 2 открываются, и с соответствующих выходов п-тактного генератора 8 на счетные входы ячеек 4 начинает поступать соответственно и импульсов эталонной частоты. При этом первой срабатывает ячейка 4 того такта, 20 импульс которого по времени окажется ближайшим к моменту появления старт-импульса после появления его. Ячейки 4 и 5 связаны по схеме двоичного счетчика, поэтому частота работы ячейки 5 в два раза ниже частоты рабо25 ты ячейки 4.
В моменты времени, когда все ячейки 4 и
5 встают в нулевое положение, на выходе мпоговходовой логической ячейками 7 вырабатывается сигнал переноса в старшие разряды
30 счетчика. Длительность импульса переноса в процессе работы счетчика равна t/n, поэтому ячейка 7 должна иметь предельную частоту работы в t/n раз большую, чем предельная частота работы переключающих ячеек 4.
Частота следования импульсов переноса в старшие разряды в четыре раза ниже частоты следования импульсов с выхода генератора 8, поэтому предельная частота работы ячейки 10 может быть в четыре раза ниже, чем ячеек 4.
Для увеличения длительности импульса переноса на выходе логической схемы «И» 7 стоит формирователь 8.
Заполнение счетчика прекращается в момент прихода на вентили 2 по цепи 12 стопимпульса, после чего по состоянию ячеек 4, 5, 10, ll и т. д. можно судить о величине преобразуемого интервала времени. Л!аксимальная погрешность преобразования предлагаемого устройства равна Цп, где 1 — длитель,ность периода следования импульсов эталонной частоты с выхода генератора 8.
31É81
Ifредмет изобретений
Преобразователь интервала времени в цифровой код, содержащий и-тактный генератор
5 импульсов эталонной частоты, выходы которого соединены с первыми входами соответствующих вентилей вторых входы которых подключены ко входу «старт-импульс» преобразователя, а третьи входы — ко входу «стоп-им10 пульс» преобразователя, выходы вентилей соединены соответственно с входами триггеров и младших разрядов счетчика импульсов, отличающийся тем, что, с целью повышения быстродействия и упрощения устройства, в счетчик
15 .импульсов введено и дополнительных триггеров младших разрядов, входы которых соединены с выходами соответствующих триггеров младших разрядов, и в устройство введена многовходовая схема «И», входы которой
20 подключены к выходам триггеров основных и дополнительных младших разрядов счетчика импульсов, а выход соединен со входом триггера старшего разряда счетчика импульсов.
Редактор Л. Народная
Составитель М. Черенкова
Техред А. Камышникова
Корректоры: Л. Царькова и Н. Аук
Заказ 3434/4 Изд. М 959 Тираж 602 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, 7К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2