Устройство для контроля на четность цифровой

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соеетскик

Социалистическиз

Республик

Зависимое от авт. свидетельства №вЂ”

Ы. Кл. С 06f 11/1О

Заявлено 02.Х1.1970 (№ 1488707/18-24) с присоединением заявки №вЂ”

Приоритет

Опубликовано 22.V.1973. Бюллетень ¹ 22

Дата опубликования описания 16Х111.1973

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681.326.75(088.8) Автор изобретения

Д. И. Ажоткин

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ НА ЧЕТНОСТЬ ЦИФРОВОЙ

ИНФОРМАЦИИ

Изобретение относится к области вычислительной техники и может быть применено для обнаружения одиночных ошибок при передаче информации в цифровых машинах.

Известно устройство для контроля на четность передачи цифровой информации от одного устройства в вычислительной машине к другому, содержащее регистр и логические схемы «И» и «ИЛИ».

К недостаткам устройств контроля данного типа относится довольно значительный объем необходимого для контроля оборудования.

Целью предлагаемого изобретения является сокращение необходимого оборудования и упрощение схемы контроля информации на четность. Согласно изобретению поставленная цель достигается определением логически четного числа единиц, записанных в контролируемом регистре.

Для этого выход каждого разряда,регистра, начиная со второго, соединен с первыми входами соответствующих схем «И» и «ИЛИ», выход каждой схемы «И» соединен со входом соответствующего ключа, выход каждой схемы

«ИЛИ» соединен со вторыми входами последующих схем «И» и «ИЛИ» и с выходом соответствующего ключа, выход первого разряда регистра соединен со вторым входом схемы

«И» второго разряда.

Схема предлагаемого устройства изображена на чертен<е.

Выходные сигналы с триггеров 1 — 5 регистра, информация в котором контролируется,:и

5 триггера б контрольного разряда поступают на входы схем «И» 7 — 11 и входы схем

«ИЛИ» 12 — 15. Совпадение сигналов «1» на какой-либо схеме «И» шунтирует выход соответствующей схемы «ИЛИ». Так, если в триг10 герах 1 и 2 регистра записаны сигналы «1», то схема «И» 7 вырабатывает сигнал совпадения, который открывает ключ lб, выход которого соединен с выходом схемы «ИЛИ» 12, и шунтирует выход схемы 12, запрещая про15 хождение сигнала «1» с выхода схемы 12 на входы схем «И» 8 и «ИЛИ» 18. В том случае, если на схему «И» 7 поступает один сигнал

«1» (с триггера 1 или триггера 2 регистра), на выходе схемы «ИЛИ» 12 сигнал «1» не

20 шунтируется (так как ключ 16 закрыт) и поступает на входы схем 8 и 13. При этом сигнал с выхода схемы 18 поступит на входы схем 9 и 14 только в том случае, если в триггере 8 записан сигнал «0». Если в триггере 3

25 записан сигнал «1», схема «И» 8 вырабатывает сигнал совпадения, который зашунтирует открытым ключом 17 выход схемы «ИЛИ» 13 и т. д. На выходе схемы «И» 11 появляется сигнал только в случае совпадения сигналов зо с выхода схемы «ИЛИ» 15 и триггера б, если.382090

Составитель В. Крылова

Редактор Б. Нанкина

Корректор О. Усова

Техред Е. Борисова

Заказ 2181/11 Изд. Мв 1504 Тираж б47 Подписное

ЦНИИПИ Комитета по делам изооретепий и открытий при Совете Министров СССР

Москва. 3К-85, Раушская наб., д. 4/5

Типография. пр. Сапунова, 2 количество «1», записанных в триггерах 1 — б— четное. Если эго количество нечетное, сигнал на выходе схемы 11 отсутствует. Позициями

18 и 19 обозначены ключи.

Предмет изобретения

Устройство для "KQHTpOJI5I на чети ость цифровой информации, содержащее, регистр и логические схемы «И» и «ИЛИ», отличающееся тем, что, с целью упрощения контроля, оно содержит ключи, причем выход каждого разряда регистра, начиная со второго, соединен с первыми входами соответствующих схем

«И» и «ИЛИ», выход каждой схемы «И» соединен со входом соответствующего ключа, выход каждой схемы «ИЛИ» соединен со вторыми входами последующих схем «И» и «ИЛИ» и с выходом соответствующего ключа,,выход первого разряда,репистра соединен со вторым входом схемы «И» второго разряда.

Устройство для контроля на четность цифровой Устройство для контроля на четность цифровой 

 

Похожие патенты:

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем
Наверх