Преобразователь двоичного кода в частоту

 

379978

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советоких

Сациалиотичеоких

Реопублии

Зависимое от авт. свидетельства №

Заявлено 11 V.1971 (№ 1658372/26-9) с присоединением заявки №

Приоритет

Опубликовано 20.1К1973. Бюллетень № 20

Дата опубликования описания 25Х1.1973

М. Кл. Н 031 13/02

Коиитет по делов иаобретеиий и открытий при Смете Миииатррв

СССР

УДК 681.325(088.8) Авторы изобретения

Р. Н. Лопарев и В. Ф. Гумен

Заявитель

ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ЧАСТОТУ

Изобретение относится к системам автоматики и вычислительной техники и может быть использовано для создания автоматических устройств, управляемых от ЦВМ, Известны преобразователи двоичного кода в частоту, содержащие регистры, схемы совпаден ия, схему «ИЛИ», линию задержки, ге= нератор эталонной частоты, счетчик, дешиф= ратор и сумматор.

Целью изобретения является повышение точности преобразования.

В предлагаемом устройстве указанная цель достигается тем, что преобразователь содер= жит магнитную матрицу с горизонтальным потенциальным и вертикальным импульсным дешифраторами, стробирующее устройство, формирователь и инвертор, причем выходы регистра соединены с соответствующими входами горизонтального потенциального и вертикального импульсного дешифраторов, выходами соединенных с входами магнитной матрицы, к выходу которой подключены разряды счетчика, соединенные также через первую схему совпадечия с инвертором и формирователем, выход которого подключен к одному из входов схемы «ИЛИ». На другой вход схемы «ИЛИ» включен выход линии задержки, а выход схемы «ИЛИ» соединен через стробирующее устройство с входом вертикального импульсного дешифратора. Выход инвертора подключен к одному из входов схемы совпа= дений, другой вход которой соединен с гене= ратором стабильной частоты, а выход под= ключен к счетному входу счетчика.

Блок-схема предлагаемого устройства представлена н а чертеже, где 1 — триггерный регистр преобразуемого числа емкостью в и р азрядов; 2 — горизонтальный потенциальный дешифратор на 2" выходов; 3 — вертикальный импульсный дешифратор на 2" —" выходов; 4 — магнитная матрица постоянной памяти на 2" чисел; 5 — счетчик на l разрядов; б — потенциальная схема совпадений на входов; 7 — потенциальный инвертор; 8— импульсно-потенциальная схема совпадения на, 2 входа; 9 — генератор импульсов стабильной частоты fo, 10 †формировате стробирующего импульса вертикального дешифратора; 11 — линия задержки на время записи числа N в триггерном регистре 1; 12 — импульсно-потенциальная схема «ИЛИ» на два входа импульсной записи; 18 — формирователь выходных импульсов.

Преобразователь работает следующим об25 разом.

Преобразуемое число N параллельным или последовательным двоичным кодом поступает для оперативного хранения в регистр l.

Число разрядов регистра 1 определяется раз30 рядностью гг преобразуемого числа N. Стар377978

15

20 вых макс

F 1

Ferrx мин или

l ) — log, +n, цие k разрядов числа N поступают на вход горизонтального дешифратора 2. Один из выходов этого дешифратора 2 в соответствии с кодом k старших разрядов подает ток полувыборки в один из 2 столбцов магнитной матрицы 4.

Импульс окончания записи числа N в регистр 1, поступающий на вход линии задержки 11 через схему «ИЛИ» 12 запускает формирователь 10, который, в свою очередь, подключает питание к вертикальному импульсному дешифратору 8. В соответствии с кодом младших разрядов числа N, поступающим на вход дешифратора 8, на одном из выходов его формируется ток полувыборки в одной из и — k строк магнитной матрицы 4.

Все сердечники магнитной матрицы 4, число которых равно 2", прошиты l-разрядными проводами, так что в том сердечнике, где токи полувыборки совпадают по строке и столб1 цу, хранится число —, которое с выхода магнитной матрицы 4 параллельным кодом,поступает в триггерный счетчик 5. Число разрядов чисел, записанных в магнитной матрице 4, т. е. число l разрядов счетчика 5, выбирается из соотношения: где 1 вв|х.макс — максимальная требуемяя частота; Fee,x.èèH O — минимальная ряоочяя частота; 0(6(1 — требуемая относительная погрешность преобразования числа в частоту.

На счетный вход счетчика, 5 через схему совпадений 8 от генератора 9 с частотой поступают импульсы заполнения. Направление счета таково, что код числа, записанного из магнитной матрицы 4, уменьшается от,ве1 личины — до О, так что время счета, пропорN

1 ционально — . Наличие кода О в счетчике 5

Ф вызывает срабатывание схемы совпадений б, которая передним фрон том запускает формирователь 18. При коде О счетчика 5 схема совпадений б через инвертор 7 и схему совпадений 8 блокирует поступление импульсов заполнения в счетчик 5 от генератора. 9.

З0

Одновременно формирователь 18 через схему «ИЛИ» 12 за пускает формирователь стробирующего импульса 10, и преобразуемое

1 число N из регистра 1 адресом величины

1V поступает на магнитную матрицу 4 и далее в счетчик 5, т, е. цикл опроса числа N повторяется с частотой выхода 1 „,х.

Если преобразуемое число Л не меняется и не равно О, то, согласно схеме устройства, частота, импульсов на выходе формирователя 18 равна

При коде числа. N=O предусматривается для определенности нулевой код записи магнитной матрицы 4 в счетчик 5. При этом выход схемы совпадения б не меняется, а частота следования импульсов на выходе устройства равна нулю.

Предмет изобретения

Преобразователь двоичного кода в частоту, содержащий регистр, схемы совпадения, схему «ИЛИ», лин ию задержки, генератор эталонной частоты, счетчик и дешифратор, отличающийся тем, что, с целью повышения точности преобразования, он содержит магнитную матрицу с горизонтальным потенциальHibIM и вертикальным импульсным деши|фраторами, стробирующее устройство, формирователь и инвертор, причем выходы регистра соединены с соответствующими входами горизонтального потенциального и вертикального импульсного дешифраторов, выходами соединенных с входами магнитной матрицы, квыходу которой подключены разряды счетчика, соединенные также через первую схему совпаден ия с инвертором и формирователем, выход которого подключен к одному из входов схемы «ИЛИ», на другой вход которой включен выход линии задержки, а выход схемы

«ИЛИ» соединен через стробирующее устройство с входом вертикального импульсного дешифратора, выход инвертора, подключен к одному из входов схемы совпадений, другой вход которой соединен с генератором стабильной частоты, а, выход подключен к счетному входу счетчика.

377978

Составитель С. Лукинская

Техред Л. Грачева

Редактор В. Торопова

Корректор Е. Талалаева

Типография, пр. Сапунова, 2

Заказ 1729/12 Изд. № 142) Тираж 780 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Ра1шская наб., д. 4/5

Преобразователь двоичного кода в частоту Преобразователь двоичного кода в частоту Преобразователь двоичного кода в частоту 

 

Похожие патенты:

Изобретение относится к аналого-цифровым преобразователям (АЦП) и измерительной технике и может применятся при измерениях в машиностроении

Изобретение относится к устройствам сопряжения аналоговых и цифровых сигналов, а именно к аналого-цифровым преобразователям уравновешивающего типа, и может быть использовано для обработки электрокардиограмм, электроэнцефалограмм, а также других аналоговых сигналов в медицине и других отраслях науки и техники

Изобретение относится к контрольно-измерительной технике и предназначено для автоматизации измерения и контроля различных неэлектрических величин, которые могут быть преобразованы из энергии внешнего источника одного вида в энергию электрическую, используемую в системах сбора и обработки данных и в системах управления, работающих в реальном масштабе времени измерения

Изобретение относится к контрольно-измерительной технике и предназначено для автоматизации измерения и контроля различных неэлектрических величин, которые могут быть преобразованы из энергии внешнего источника одного вида в энергию электрическую, используемую в системах сбора и обработки данных и в системах управления, работающих в реальном масштабе времени измерения

Изобретение относится к электротехнике и может быть использовано для автоматизации управления реверсивными электроприводами протяженных конвейеров возвратно-поступательного движения

Изобретение относится к способу обработки цифровых сигналов, а точнее к процессам и схемам преобразования аналоговых сигналов в цифровые представления этих аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в системе преобразования сигнала из аналоговой формы в цифровую

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством

Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством
Наверх