Всесоюзная '1 г5» г"^5'''*чи ':' '.'f^rs^:''' jj^-pi? lil;«, !i.h!l]*j-; ta!;*! • f1,-.;4!
ОПИСАНИЕ 3746!5
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВМДЕТЕЛЬСТВУ
Союз Советекин
Социалистическиз
Республик
Зависимое от авт. свидетельства №
Заявлено ЗО.Х1.1970 (№ 1493937/26-9) с присоединением заявки №
Приоритет
Опубликовано 20.111.1973. Бюллетень № 15
Дата опубликования описания 15.VI.1973
М. Кл. G 06g 7/18
Комитет по делам изабретеиий и открытий при Совете Министров
СССР
УДК 621.398(088.8) Автор изобретения
С. П. Черняк
Заявитель
ИНТЕГРАТОР
Предмет изобретения
Изобретение относится к области автоматики и предназначено для использования при интегрировании быстропротекающих процессов, в прецизионных преобразователях «напряжение — интервал времени» и в других устройствах.
Известны схемы двухканальных интеграторов, содержащие операционные интегрирующие усилители в основном канале и цепь обратной связи. Однако этим схемам свойственна значительная нелинейность при малом времени интегрирования, обусловленная инерционностью усилителя.
Для повышения линейности интегрирования в Области малых времен в интегратор введен второй канал, состоящий из интегрирующей цепочки, имеющей постоянную времени, равную постоянной времени решающей цепи операционного усилителя. Вход цепи соединен со входом интегрирующего решающего усилителя, а выход цепочки соединен со входом фазоинтерсного каскада с низким выходным сопротивлением, нагрузкой которого является выходной каскад решающего усилителя, собранный по схеме с общим эмиттером и умощненный на выходе повторителем, а выходной сигнал снимается с выхода интегрирующего решающего усилителя.
На чертеже приведена структурная схема устройства.
Входной сигнал поступает на интегрирующий решающий усилитель, содержащий решающие элементы 1 и 2, усилитель 8 с выходным каскадом по схеме с общим эмиттером, построенным на триоде с нагрузочным резистором 5 и умощняющим повторителем 6, и на интегрирующую цепочку, состоящую из элементов 7 и 8, выход которой соединен со входом фазоинвертора 9, а выход фазоинвертора 9 соединен с нагрузочным резистором 5.
Благодаря введению второго .канала, удалось обеспечить сохранение линейности вплоть до весьма малых времен, ограниченных в данном случае фактически только широкополос15 ностью фазоинвертора, которую можно легко сделать большой.
Кроме того, благодаря введению второго канала удалось серьезно понизить требования к коэффициенту усиления усилителя и в обла20 сти средних частот диапазона, так как в области средних времен, лежащих в зоне 0,1—
0,5 т„, второй канал также серьезно корректирует линейность интегратора.
Интегратор, выполненный на операционном усилителе, к выхОду кОтОрОгО пОдключен тран30 зисторный усилительный каскад с разделен37461о
Дых о
Составитель И. Эльснер
Техред 3. Тараненко
Корректор А. Дзесова
Редактор Е. Гончар
Заказ 1654/1 Изд. №, 355 Тираж 647 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 ной нагрузкой, отличающийся тем, что, с целью повышения линейности интегрирования в области малых времен, между входом операционного усилителя и коллекторной нагрузкой транзистора упомянутого усилительного каскада введена дополнительная цепь, содержагцая последовательно соединенные интегрирую1цую RC-цепочку и фазоинвертор.
![Всесоюзная 1 г5» г^5*чи : .f^rs^: jj^-pi? lil;«, !i.h!l]*j-; ta!;*! • f1,-.;4!](https://img.poleznayamodel.ru/img_pat/409/4090402-s.jpg)
![Всесоюзная 1 г5» г^5*чи : .f^rs^: jj^-pi? lil;«, !i.h!l]*j-; ta!;*! • f1,-.;4!](https://img.poleznayamodel.ru/img_pat/409/4090403-s.jpg)