Йсесоюзн'-^-'v г •' •- ^' ^1' • •• •
О П И С А Н И Е ЗУЗУЗЗ
Сова Соеетскиа
Социалистических
Республик
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства . чь-—
Заявлено 21.т .1971 (лЪ 1659203/18-24) с прксоединением заявки . 6—
Приоритет—
Опубликовано 12.1!1.1973. Бюллетень ¹ 14
Дата опубликования описми:я )З.Ъ!.1973
М 1с,л, G 06д 7/30
Комитет по делам иаобретений и открытий при Совете Министров
СССР
УДК 681.335.87 (088.8) Авторы изобретения
П. М. Чеголин и Г. И. Алексеев
Институт технической кибернетики АН Белорусской ССР
Заявитель
УСТРОИСТВО ДЛЯ ЭКСТРАПОЛЯЦИИ ФУНКЦИИ, ЗАДАННЫХ ЦИФРОВЫМ КОДОМ
Известны устройства для экстраполяции функций, заданных цифровым кодом, содержащие последовательно соединенные первую и вторую ячейки памяти, между входами которых включена линия задержки, н масштабные резисторы.
Недостатком известных устройств является низкая точность экстраполяции.
Предложенное устройство отличается тем, что оно содержит третью ячейку памяти, входы которой непосредственно и через дополнительную линию задержки соединены со входами второй ячейки памяти, и цифро-аналоговый блок гычисления полиномов, один из входов которого соединен со входной клеммой, два других входа подключены через масштабпые резисторы ко входам ячеек памяти, а выход присоединен к выходной клемме устройст«и и через масштабный резистор подключен к выходу первой ячейки памяти.
Это позволяет существенно повысить точность экстраполяции.
На чертеже представлена блок-схема устройства.
Устройство содержит ячейкн памяти 1, 2 и 3, цифро-аналоговый блок 4 вычисления полиномов вида у=Ах +Вх+С, дополнительную 5 и основную 6 линию задержки, масштабные резисторы 7 — 11. Цифрами 12 — 15 соответственно обозначены входы: кода ординат экстраполируемой функции, кода упрежденного значения аргумента, импульса конца очередного интервала экстраполяции и выход экстраполированной функции. Цифрами 16 и 17 обозначены
5 входы коэффициентов Л и 8 блока 4.
Ячейка памяти 1 предназначена для приема кода ординат экстраполируемой функции, поступающих на вход 12 устройства, выработки прямого и инверсного (противофазного) на10 пряженпй, пропорциональных этому коду, и передачи в ячейку памяти 2 кода предыдущей ординаты экстраполируемой функции. Прямой выход ячейки памяти 1 связан с инверсным выходом ячейки памяти 2 и через масштабные !
5 резисторы 7 и 8 — со входамн 16 и 17 коэффицненто«Л н В цифро-аналогового блока 4 выгнсления полиномов. Второй прямой выход ячейки памяти 1 соединен через масштабный резистор 11 с выходом 15, а инверсный выход
20 подключен к прямому выходу ячейки памяти 8 и через масштабные резисторы 9 н 10 — ко входам 16 н 17 блока 4. Цифровой выход ячейки памяти 1 связан со входом ячейки памяти 2, я вход установки в нулевое состояние подклю25 .ен к выходу линии задержки 6.
Ячейка памяти 2 предназначена для приема кода, поступающего на ее вход с выхода ячейки 1, и выработки инверсного напряжения, ЗС пропорционального этому коду. Цифровым выПредмет изобретения
Сосгавитель E. Митрошин
Текред Л. Грачева
Корректор А, Дзесова
Редактор Б. Нанкина
Заказ 2510 Изд. № 1291 Тираж 547 Подписное
1111ИИПИ Комитета по делам ивоорстсиий,и открыгий п ри Совете Ми1:!ci;)oa СССР
Москва, jf(-35, Раушскал иап., д. 4/5
Обл, тип. Костромского управлении издательств, полиграфии и книжной торговли ходом эта ячейка связана со входом третьей ячейки памяти 8, а входом установки в нулевое состояние подключена ко входу линии задержки б и выходу дополнительной линии задержки 5.
Третья ячейка памяти 3 предназначена для приема кода, поступающего на ее вход с выхода ячейки памяти 2, и выработки напряжения, пропорционального этому коду. Вход установки в нулевое состояние этой ячейки связан со входом 14 устройства и входом дополнительной линии задержки 5.
Цифро-аналоговый блок 4 предназначен для приема кода упрежденного значения аргумента, поступающего на вход 13, и вычисления полиномов вида у=Ах +Вх+ С с учетом коэффициентов А, В и С, поступающих в виде напряжений на его входы lб и 17 и выход 15.
Выход 15 блока 4 является выходом устройства, на котором получается экстраполированная функция в виде аналогового напряжения.
Дополнительная линия задержки 5 предназначена для задержки импульса конца очередного интервала экстраполяции на время, определяемое переходными процессами в ячейке памяти 8, возникающими в моменты установки последней в нулевое состояние.
Линия задержки б предназначена для задержки импульса, поступающего на ее вход с ьыхода дополнительной линии задержки 5, на время, определяемое переходными процессами .-> в ячейке памяти 8, возникающими при установке этой ячейки в нулевое состояние, 1о Устройство для экстраполяции функций, заданных цифровым кодом, содержащее последовательно соединенные первую и вторую ячейки памяти, между входами которых включена линия задержки, и масштабные резистоГ5 ры, отличающееся тем, что, с целью повышения точности, оно содержит третью ячейку памяти, входы которой непосредственно и через дополнительную линию задержки соединены со входами второй ячейки памяти, и цифро20 аналоговый блок вычисления полиномов, один из входов которого соединен со входной клеммой, два других входа подключены через масштабные резисторы ко входам ячеек памяти, а выход присоединен к выходной клемме
25 устройства и через масштабный резистор подключен к выходу первой ячейки памяти.

