Устройство для определения временного интервала
368584
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Сома Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 16.XI.1976,(№ 149904О/! 8-24) с присоединением заявки №
Приоритет
Опубликовано 261.1973. Бюллетень № 9
Дата опубликования описания 27.П1.1973
М. Кл. G 041 11/08
Комитет по делам иаобретеиий и открмтий при Сваетв Министров
СССР
УДК 683.,325.3(088 8) Авторы изобретения
Г. О. Паламарюк и Н. И. Иопа
Рязанский радиотехнический институт
Заявитель
УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ВРЕМЕННОГО ИНТЕРВАЛА,Изобретение относится к области вычислительной техники.
Известны устройства для определения временного интервала, содержащие элементы сравнения, одни входы которых соединены со входом устройства, а другие через схемы
«ИЛИ» подключены к выходам двух групп импульсно-потенциальных схем совпадения, подключенных импульсными входами к выходам генератора эталонных частот, а потенциальными входами — к выходам дешифратора, входы которого соединены,с выходами реверсивного счетчика.
Предлагаемое устройство отличается от известных тем, что в него введен блок управления счетом числа интервалов, входы которого .подключены к выходам обоих элементов сравнения, а выходы соединены со входами реверсивного счетчика. Причем блок управления счетом числа интервалов содержит два триггера, схему задержки, промежуточные и выходные импульсно-потенциальные вентили, входную и выходную схемы «ИЛИ».
Входы последней соединены с выходами променсуточных импульсно-потенциальных вентилей, присоединенных импульсными входами через схему задержки к выходу входной схемы «ИЛИ», а потенциальные входы,промежуточных вентилей соединены с выходными вентеляии, подключенными к единичным и нулевым выходам каждого триггера, установочные входы которых соединены с входной схемой «ИЛИ» и элементами ораанения.
Это позволило упростить устройство.
Блок-схема устройства приведена на чертеже.
Устройство содержит два элемента сравнения 1, одни входы которых соединены со
10 входом устройства, а другие — через схемы
«ИЛИ» 2 подключены к выходам двух групп импульсно-потенциальных схем совпадения, >, 4, подключенных импульсными входами к выходам генератора эталонных частот, а но15 тенциальными входами — к выходам дешифратора б, входы которого соединены с выходами реверсивного счетчика 7.
Кроме того, устройство содержит блок управления счетом числа интервалов 8, который
20 включает два триггера 9, устройство задержки 10, промежуточные 11 и выходные 12 импульсно-потенциальные вентили, входную 18 и выходную 14 схемы «ИЛИ».
Устройство работает следующим образом.
25 Входная частотно-импульсная:последовательность F, поступает одновременно на один из входов обоих элементов сравнения 1. Причем на второй вход одного из них подаются эталонные частоты, соответствующие грани30 цам интервалов с четными номерами
368584
10 (Оп, Оп, ° ° ° Оп у ° ° ) а дру I pro — с H eveTHbrMH (Ро„, Р,„,,... Fo, +,,...), где
=0,1,2, ..., п.
Если значение входного аргумента F находится между границами интервала, то триггеры 9 блока 8 находятся в различных состояниях, и схемы совпадения 8, 4 не пропускают импульсы разностной частоты с выходов элементов сравнения 1 на счетный вход реверсивного счетчика 7, т. е. схема находится в равновесии. При достижении входным аргументом значения Р,„1 (что соответствует переходу через границу интервала с четным или нечетным номером) оба триггера 9 блока 8 оказываются в одинаковом состоянии «0» или «1», (что зависит от знака разности (F„. — F, l), и импульсно-потенциальные вентили 11, 12, разрешают прохождение импульсов разностной частоты IF„ — F„ / с одного из выходов элементов сравнения 1 через схему «ИЛИ» 18 и устройство задержки 10 на счетный вход реверсивного счетчика 7. Код реверсивного счетчика 7 изменяется на единицу в сторону увеличения или в сторону уменьшения, что также зависит от знака разности IF„— F,„> /, т. е. изменения входного аргумента в сторону увеличения или уменьшения. ,В соответствии с кодом реверсивного счетчика 7 управляющие потенциалы с выхода дешифратора б поочередно отключают эталонную частоту на входе одного из элементов сравнения 1 и подключают новую. При этом на выходе этого элемента сравнения изменяется знак разностной частоты /F — Р,„ i u триггер 9 блока 8, фиксирующий знак этой разности, .изменяет свое состояние под действием первого импульса разностной частоты.
Оба триггера 9 вновь оказываются в различных состояниях, и блок 8 запрещает прохождение импульсов на вход реверсивного счетчика 7. Однако первый импульс разностной частоты, изменивший состояние триггера
9 блока 8, может пройти и па вход реверсивного счетчика 7, изменив в нем корд. Для того, 15
45 чтобы за претить прохождение этого импульса на вход ревер сивн ого счетчика 7,,в блок 8 введе но успройспво задержки 10.
Номер интервала, зафиксированный в реверсивном счетчике 7 в двоичном коде, запоминается на время, в течение которого значение входного аргумента находится между границами Роп 1 и Fond+ I дискр и минированного интервала. При этом опорные частоTbI Fgpg1 опт+ могут иметь как равномерный, так и неравномерный характер.
Предмет изобретения
1. Устройство для определения временного интервала, содержащее элементы сравнения, одни входы которых соединены со входом устройства, а другие через схемы «ИЛИ» подключены к выходам двух групп импульсно-потенциальных схем совпадения, подключенных импульсными входами к выходам генератора эталонных частот, а потенциальными входами — к выходам дешифратора, входы которого соединены с выходами реверсив,ного счетчика, отличающееся тем, что с целью упрощения устройства, в него введен блок у правления счетом числа интервалов, входы которого подключены к выходам обоих элементов сравнения, а выходы соединены со входами реверсивного счетчика.
2. Устройство по п. 1, отличающееся тем, что,,с целью упрощения устройства блок управления счетом числа интервалов содержит два триггера, схему задержки, промежуточные и выходные импульсно-потенциальные вентили, входную и выходную схемы «ИЛИ»; причем входы последней соединены с BbIxoдами промежуточных импульсно-петенциальных вентилей,,присоединенных импульсными входами через схему задержки к выходу входной схемы «ИЛИ», а потенциальные входы промежуточных вентилей соединены с выходными вентилями, подключенными к единичным и нулевым выходам каждого триггера, установочные входы которых соединены с входной схемой «ИЛИ» и элементами сравнения.
368584
Редактор Л. Утехина
Заказ 651/13 Изд. М 161 Тираж 496 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4!5
Типография, пр. Сапунова, 2
Составитель Ю. Козлов
Техред Л. Грачева
Корректоры: E. Миронова и Г. Запорожец


