Делитель частоты
350297
О П И С А Н И Е
И ЗО БР ЕТЕНИЯ (.овз Советт:ких
Социалистических
Республик
К ПАТЕНТУ
Зависимый от патента №
М. Кл. Н 03k 21/06
Заявлено 25.1Х.1970 (№ 1478029/26-9) Приоритет 31.Х.1969, № 16264/69, Швейцария
Комитет по делам наооретений и открытий при Совете Министров
СССР
Опубликовано 04.1Х.1972. Бюллетень № 26
УДК 621.374,4(088.8) Дата опубликования описания 4.1.1973
Автор изобретения
Иностранец
Эрик Андре Виттоц (Швейцария) Иностранная фирма
«Сантр Электроник Флоше СА» (Швейцария) Заявитель
ДЕЛИТЕЛЬ ЧАСТОТЫ
Изобретение относится к области радиотехники, в частности к вычислительной технике, и может быть использовано при проектировании цифровых вычислительных машин.
Известны делители частоты, содержащие логическую схему на трех парах полевых транзисторов.
Однако известные устройства имеют низкую надежность при подключении к Hx BblxQдам разных емкостных нагрузок.
С целью повышения надежности работы в предлагаемом устройстве истоки одного полевого транзистора первой пары и одного полевого транзистора второй пары подсоединены раздельно к стокам транзисторов третьей пары, истоки других полевых транзисторов первой и второй пар соединены со стоком дополнительного транзистора, а истоки двух транзисторов третьей пары и дополнительного транзистора подключены к отрицательному полюсу источника напря>кения. Кроме того, делитель содержит дополнительные четвертую, пятую, шестую и седьмую пары полевых транзисторов противоположного типа проводимости, причем два истока и два стока транзисторов каждой пары соединены соответственно вместе, истоки транзисторов четвертой и пятой пар подсоединены к положительному полюсу .источника напряжения, стоки тра нзисторов четвертой и пятой пар подсоединены соответстветттю к истокам транзисторов шестой и седьмой пар, стоки которых подключены к стокам транзисторов первой и второй пар.
Предлагаемое устройство включает в себя
5 два инвертора, образованные каждый парой полевых транзисторов противоположного типа проводимости.
На фиг. 1 показана комбинированная ячейка «HE — И» предлагаемого делителя; на
10 фиг. 2 — схема, иллюстрирующая воздействие обратных связей; на фиг. 3 — схема одного из видов реализации делителя частоты, Двоичные делители выражены уравнениями
А — В 1, +Al, и В =В1, +Аl„ где l и !е — входные величины, А и  — выходные величины.
20 Делители образуются при помощи соединения двух логических инверторов и двух комбинированных ячеек «HE — И».
Ячейка включает в себя четыре схемы
«МОСТ», состоящие пз полевых транзисторов
1, 2, 8 и 4 типа р и четыре схемы «МОСТ», состоящие из полевых транзисторов 5, б, 7 и 8 типа и, и выполняет следующее логическое равенство x=ab+cb, З0 что дает А =В! +Al»
350297
Фиг. 8
Состав ктел ь Ю. Ер к ни
Техрсд E. Борисова
Корректор Л. Царькова
Редактор T. Морозова
Заказ 4196,)10 Изд. Ла 1699 Тпрагк 406 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий прп Совете Министров СССР
Москва, 7К-35, Раушская наб., д. 4)5
Типография, пр. Сапунова, 2


