Преобразователь код-частота
О Л И С А Н И Е 345609
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союа Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 29.XI 1.1970 (№ 1609480/26-9) с присоединением заявки № 1614347/26-9
Приоритет
Опубликовано 14Х11.1972. Бюллетень № 22
Дата опубликования описания 6.И.1973
М. Кл. Н 031с 13/02
Комитет ло делам изобретении и откдытнИ ори Совете Министров
СССР
УДК 681.32(088.8) Авторы изобретения < - ОЗН4Я
П4Ы 7Н0-..1РЮр
Б ВЛИО - «HA
И. В. Кузьмин, В. Т. Рябуха и В. Н. Чинков
Заявитель
ПРЕОБРАЗОВАТЕЛЬ КОД-ЧАСТОТА
No o= ИО.
Устройство может найти применение в вычислительной технике, в информационно-измерительных системах, системах контроля, управления и регулирования.
Известны преобразователи код-частота, содержащие сумматор, элемент задержки, схемы
«ИЛИ» и генератор эталонной частоты, соединенный через вентиль со схемой «И», подключенной к датчику кода.
Цель изобретения — повышение точности преобразования. Достигается она тем, что в предлагаемом преобразователе выход сумматора через элемент задержки соединен с первыми входами схем «ИЛИ», вторые входы которых подключены к выходам схем «И», а выходы соединены со входами разрядов сумматора.
На чертеже изображена функциональная схема преобразователя код-частота.
Преобразователь содержит триггер 1, вентиль 2, генератор эталонной частоты 8, схемы
«И» 4, схемы «ИЛИ» 5, сумматор б, элемент задержки 7, датчик кода 8.
Импульсные входы схем «И» 4 объединены и через вентиль 2, управляемый триггером l, подключены к выходу генератора эталонной частоты 8.
Преобразуемый в частоту код поразрядно (в виде потенциалов) подается на потенциальные входы схем «И» 4 с датчика кода 8. При наличии единицы в любом разряде кода на соответствующую схему «И» подается разрешающий потенциал, а при наличии нуля — запрещающий. Выходы схем «И» через первые
5 входы схем «ИЛИ» 5 поразрядно подсоединены к счетным входам триггеров сумматора б.
Выход сумматора через элемент задержки 7 подключен ко вторым входам схем «ИЛИ», выбранных таким образом, чтобы каждым вы10 ходным импульсом (импульсом переполнения) сумматора в него через обратную связь параллельным кодом вводилось число С вЂ” Л,ь где С вЂ” емкость сумматора; Мо — число, пропорциональное эталонной частоте, выбирае15 мое из условия:
Здесь р — коэффициент пропорциональности;
20 f0 — частота следования выходных импульсов генератора эталонной частоты 8.
Рассмотрим принцип действия преобразо25 вателя.
В исходном состоянии вентиль 2 закрыт потенциалом триггера 1, а в сумматоре б записано число С вЂ” _#_o. Преобразуемый в частоту код записан в датчике кода 8. При этом неко30 торые схемы «И» 4 закрыты, а некоторые от345609
Предмет изобретения
Составитель Ю. Еркин
Техред Е. Борисова
Корректоры: Л. Новожилова и Е. Денисова
Редактор Б. Федотов
Заказ 4407/7 Изд. № 1841 Тираж 406 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Я-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 крыты в соответствии с преобразуемым кодом.
При поступлении импульса пуска на установочный вход триггера / он опрокидывается и открывает вентиль 2.
Пусть N„- — численное значение преобразуемого в частоту кода. Тогда каждый импульс частоты fo генератора 8, прошедший через открытый вентиль 2, вводит через схемы «И» и «ИЛИ» 5 в сумматор б число N„, которое суммируется с показаниями последнего, При поступлении некоторого числа импульсов эталонной частоты fo, когда И,) Np, сумматор переполняется. На его выходе оказывается импульс переполнения, являющийся выходным импульсом преобразователя. Кроме того, этот импульс через элемент задержки 7 поступает на входы схем «ИЛИ» 5, соответствующих вводу в сумматор числа С вЂ” No.
При поступлении на импульсные входы схем
«И» No импульсов генератора 8 в сумматор 5 вводится число NpN. За это же время на выходе сумматора формируется N импульсов.
Очевидно, выходные импульсы сумматора формируются при поступлении i или (i — 1) импульсов эталонной частоты fo, поскольку после каждого переполнения в сумматоре остается накапливающийся остаток / й(N
Точность преобразования предлагаемого устройстьа обусловлена в основном методической погрешностью дискретности.
Математически можно доказать, что выходная частота преобразователя пропорциональ10 на преобразуемому числу Л, Относительную погрешность преобразования можно свести к минимуму подбором частоты эталонного генератора 8.
Преобразователь код-частота, содержащий сумматор, элемент задержки, схемы «ИЛИ» и генератор эталонной частоты, соединенный
20 через вентиль со схемами «И», подключенными к датчику кода, отличающийся тем, что, с целью повышения точности преобразования, выход сумматора через элемент задержки соединен с первыми входами схем «ИЛИ», вто25 рые входы которых подключены к выходам схем «И», а выходы соединены со входами разрядов сумматора.

