Детектор нулевых значений сигналов
333674
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Ресоублин
Зависимое от авт. свидетельства №
Заявлено 22Х.1970 (¹ 1435899/26-9) с присоединением заявки №
Приоритет
Опубликовано 21.lll.1972. Бюллетень № 11
Дата опубликования описания 19Л .1972
М. Кл. Н 034 3/06
Н 03k 5/153
Комитет по делам иаобретеиий и открытий при Совете Мииистров
СССР
УДК 621.376.239(088.8) Автор изобретения
В. E. Волегов
Заявитель
ДЕТЕКТОР НУЛЕВЫХ ЗНАЧЕНИЙ СИГНАЛОВ
Изобретение относится к области радиотехники.
Известны детекторы нулевых значений сигналов, содержащие источник входных сигналов и компаратор, выполненный в виде логической схемы «НŠ— ИЛИ». Такие устройства имеют ограниченный диапазон детектируемых частот.
В целях расширения диапазона детектируемых частот в предлагаемом детекторе между источником входных сигналов и входами компаратора включен расщепитель фазы, выполненный, например, в виде дифференциального каскада на транзисторах с общим эмиттерным резистором и раздельными нагрузками в коллекторных цепях транзисторов.
На чертеже приведена принципиальная схема устройства.
Устройство содержит расщепитель фазы входного сигнала, который выполнен на транзисторах 1 и 2 в виде отдельных усилительных каскадов. Причем транзистор 1 включен по схеме с общим эмиттером и имеет в цепи эмиттера резистор 8, обеспечивающий подачу сигнала на эмиттер другого каскада, выполненного на транзисторе 2, который включен по схеме с общей базой.
К коллекторам транзисторов 1 и 2 через разделители 4 и 5 подключены входы компаратора, выполненного в виде двухходовой логической схемы «НŠ— ИЛИ» на транзисторах 6 и 7.
Переменный входной сигнал подается на вход усилительного каскада, выполненного на транзисторе 1. Усиленный и сдвинутый по фазе на 180 сигнал с коллектора транзистора 1 поступает через разделитель 4 на базу транзистора б. С резистора 8 сигнал подается на вход усилителя, собранного на транзисто10 ре 2. С коллектора транзистора 2 усиленный сигнал, соответствующий по фазе входному сигналу, поступает через разделитель 5 на базу транзистора 7.
Таким образом, на входы компаратора по15 ступают одновременно два сигнала, сдвинутые по фазе относительно друг друга на 180 .
В случае, если через разделители 4 и 5 на базы транзисторов 6 и 7 поступает сигнал, величина и полярность напряжения которого
20 соответствует уровню «логической единицы», открывается соответственно транзистор б или
7; в этот момент на выходе устройства действует потенциал, соответствующий «логическому нулю». И только в момент пересечения ну25 левого значения напряжения, подаваемого на вход устройства сигнала, транзисторы б и 7 закрываются, так как на базах транзисторов
6 и 7 отсутствует сигнал, и на выходе устройства появляется высокий потенциал, соответ30 ствующий «логической динице». С переходом
333674
Составитель А. Горбачев
Техред Л. Богданова Корректор Л. Царькова
Редактор T. Юрчикова
Заказ 1408/14 Изд. № 575 Тираж 448 Подписное
ЦНИИПИ .Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, )Ê-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 переменного напряжения, действующего на вход устройства, в момент пересечения нулевого значения один из транзисторов 6 или 7 снова открывается под воздействием сигнала, поступающего с расщепителя фазы, собранного на транзисторах 1 и 2, и таким образом на выходе устройства формируется импульс напряжения, по уровню равный «логической единице» и соответствующий моменту пересечения нулевого значения переменного сигнала, действующего на входе устройства.
В случае отсутствия сигнала на входе устройства на его выходе потенциал напряжения соответствует «логической единицы» до тех пор, пока на входе устройства не появится сигнал, с появлением сигнала формируется импульс напряжения, соответствующий моменту пересечения нулевого значения входного сигнала.
Предмет изобретения
Детектор нулевых значений сигналов, содержащий источник входных сигналов и компаратор, выполненный в виде логической схемы «HE — ИЛИ», отличающийся тем, что, с
lO целью расширения диапазона детектируемых частот, между источником входных сигналов и входами компаратора включен расщепитель фазы, выполненный, например, в виде дифференциального каскада на транзисторах
15 с общим эмиттерным резистором и раздельными нагрузками в коллекторных цепях транзисторов.

