Устройство для преобразования постоя напряжения во временной интервал
332467
ОПИСАНИЕ
ИЗОЬРЕт Е«Н ИЯ
К АВТ.ОЛЕСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советским
Социалистическим
Республик
Зависимое от авт. свидетельства №вЂ”
Заявлено 22.VI.1970 (№ 1452929/18-24) с присоединением заявки №вЂ”
Приоритет
Опубликовано 14.lll.1972. Бюллетень № 10
Дата опубликования описания 25.IV.1972
М. Кл. G 06@ 7/20
Конитет по делан изобретений н открытий арй Совете Мнннстров
СССР
УДК 681.333(088,8) Авторы изобретения Г. П. Петин, В. Г. Калашников, E. И. Андрианов и Г. Д. Горчаков
Ростовский государственный университет
Заявитель
Яд,Ц « Ц«т ) «L «E «
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ПОСТОЯ
НАПРЯЖЕНИЯ ВО ВРЕМЕННОЙ ИНТЕРВАЛ
Изобретение относится к вычислительной технике и предназначено для преобразования,постоянного или медленно меняющегося напряжения в длительность и может быть использовано в различных схемах электронной промышленности, в частности при построении цифровых измерительных приборов, измеряющих среднеквадратичные величины.
Известно устройство для степенного преобразования постоянного или медленно меняющегося напряжения, состояще из двух интегрирующих цепей, соединенных с управляющим триггером. При этом выход одной интегрирующей цепи соединен со сравнивающим устройством, на другой вход которого подается входной сигнал, выход сравнивающего устройства соединен с нулевым входом триггера, а на единичный вход триггера подается запускающий импульс.
Однако наличие большого числа последовательно соединенных цепей преобразования потенциала в таком преобразователе снижает точность преобразования.
Предложенное устройство позволяет повысить точность преобразования напряжения в длительность за счет совмещения второй интегрирующей цепи степенного .преобразователя и накопительной цепи преобразователя напряжения в длительность в одной цепи, соединенной с управляющей схемой и источчиком разрядного тока.
На фиг. 1 приведена блок-схема предлатаемого устройства; на фиг. 2 — временные диаграммы.
Устройство состоит из интегрирующих цепей 1 и 2, подключенных к схеме совпадения 8.
Выход цепи 1 подключен к нулевому входу сравнивающего устройства 4, на единичный вход которого подается входное напряжение.
10 Выход последнего подключен к единичному входу триггера 5. Выход цепи 2 подключен ко входу порогового устройства 6, выход которого подключен к нулевым входам триггеров 5 и 7. На единичный вход триггера 7 по15 даются запускающие импульсы. Нулевые выходы триггеров 5 и 7 подключены к схеме совпадения 8. Источник разрядного тока 8 через ключевую схему 9, которая подключена к единичному выходу триггера 5, подсое20 динен к цепи 2. Выход устройства 6 и единичный выход триггера 5 соединены со схемой совпадения 10, с которой снимается выходной сигнал.
В исходное состоянии (см. фиг. 2) тригге25 ры 7 и 5 находятся в нулевом состоянии и интегрирующие цепи 1 и 2 заряжены до напряжения Е. При этом устройство б находится во включенном состоянии, II на его выходе присутствует напряжение.
Зо При поступлении (в момент tI) запускающего импульса Зо триггер 7 переключается
332467 в единичное состояние, что приводит к исчезновению сигнала на выходе схемы совпадения 8. Цепи 1 и 2 начинают разряжаться по экспоненциальному закону.
Экспоненциальный разряд продолжается до момента 4, когда напряжение на выходе цепи 1 сравнивается с входным на пряжением, подаваемым на,преобразователь. При этом выходное напряжение цепи 2 равно
U (4) = const U» Г1/Г Где т — постоянная в ремени цепи 1, тг — постоянная времени цепи 2.
В момент равенства напряжений на двух входах,,срабатывает сравнивающее устройство 4 и генерирует импульс, устанавливающий триггер 5 в единичное положение. При этом включается схема совпадения 10 и Ба выходе преобразователя появляется сигнал U„„.
В этот момент срабатывает ключ 9 и переключает цепь 2 на источник 8 стационарного разрядного тока. В результате дальнейший разряд цепи 2 будет линейным. Линейный разряд цепи 2 продолжается до момента 4, когда напряжение на ее выходе становится равным нулю и выключается устройство б.
При этом перепад напряжения с выхода устройства б устанавливает триггеры 5 и 7 в нулевое положение, при котором интегрирующие цепи начинают повторно заряжаться. В момент 4 выключается схема совпадения 10, и выходной импульс п реобразователя обрывается. При этом длительность импульса равна с„„= const U»xi/с .
По окончании заряда интегрирующих цепей (момент t4) у стройство готово к следующему циклу преобразования.
Предмет изобретения
Устройство для преобразования лостоянного напряжения во временной интервал, содержащее триггер и сравнивающее устройство, соединенное с выходом одной интегрирующей цепи, объединенной по входу со второй
15 интегрирующей цепью, отличающееся тем, что, с целью ловышения точности преобразования, оно содержит второй триггер, две схемы совпадения, ключ, источник разрядного тока и пороговое устройство, которое под20 ключено к выходу второй интегрирующей цепи и соединено с нулевыми входами триггеров и с первым входом первой схемы совпадения, нулевые выходы триггеров подключены ко второй схеме совпадения, выход ко25 торой подключен ко входам интегрирующих цепей, единичный выход второго триггераподключен к первой схеме совпадения и ко входу ключа, другой вход которого подключен к источнику разрядного тока, а выход ключа
30 соединен со второй интегрирующей цепью.
332467
Sea
Ко р р ек то р A. В а с илье ва
Редактор Л. Утехина
Заказ 1018/16 Изд. № 358 Тираж 448 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, 7К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Составитель Е. Тимохина
Техред А. Камышникова
I 5


