Преобразователь числа импульсов в двоичный код на феррит- транзисторных ячейках
ОП ИСАЙ И Е изоьгетения
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт, свидетельства №вЂ”
Заявлено 20.X(.1970 (№ 1494870/26-9) М. Кл. Н 03k 23/10 с присоединением заявки М—
Комитет по деизм изобретений к открытий при Совете Мииистоов
СССР
Приоритет—
Опубликовано 24.| 1972. Бюллетень ¹ 8
Дата опубликования описания 10Х.1972
УДК 621.374.32 (088.8) Авторы изобретения
М. Л. Портнов и Н. Г. Портнова
3 а явитель
ПРЕОБРАЗОВАТЕЛЬ ЧИСЛА ИМПУЛЬСОВ В ДВОИЧНЫЙ
КОД НА ФЕРРИТ-ТРАНЗИСТОРНЫХ ЯЧЕЙКАХ
Предлагаемое изобретение относится к преобразователям числа импульсов в двоичный код для систем сбора, обра ботки и передачи информации.
Известны преобразователи числа импульсов в двоичный код на феррит-транзисторны; ячейках, состоящие из ряда последовательных блоков преооразования, каждый из которых содержит транзистор, конденсатор связи, вклю генный между эмиттером транзистора и заземлетшым полюсом источника питания, основной трансформатор на сердечнике с прямоугольной петлей гистерезпса, в котором обмотка персмагничивания в состоянии «О» включена между коллектором транзистора и вторым полюсом источника питания, обмотка перемагничивания в состоянии «1» включена в эмиттерную цепь транзистора последовательно с резистором нагрузии предыдущего блока, а обмотки считывапня информации Во всех блоках соединены последовательно и подключены к блоку управления, и вспомогательный трансформатор на аналогичном сердечнике, в котором первичная обмотка включена последовательно с обмоткой перемагничивания основного сердечника в состояние «0», а вторичная — в базовую цепь транзистора последовательно и встречно с обмоткой управления транзистором основного сердечника, не исключают разрушение информации при считывании.
С целью исключения разрушения инфс рмации при считывании в предлагаемый преобразователь числа импульсов в двоичный код на феррит-транзисторных ячейках содержит дополнительно блок управления двухпозиционным ключом и диоды, причем в кахкдом олоке Н1)еоб1тазования обмотка положиl0 тельной обратной связи включена межд эмиттером транзистора и заземленным IIOJlloсом источника питания последовательно с обмоткой персмагпичивания сердечщтка следующего блока в состояние «1», первым диодом
15 и одним из контактов ключа блока управления, а обмотка восстановления информации включена между резистором нагрузки н заземленным полюсом .источника питания последовательно со вторьгм чиодом и другимп контактами указанного ключа.
На чертеже показана схема предлагаемого преобразователя числа импульсов в двоичный код на феррит-транзисторных ячейках.
Предлагаемый преобразователь состоит з
2б последовательных блоков для преобразования числа импульсов в двоичный код 1, 2, 1, блока управления 4. ключа 5 с переключающимися контактами. трансформатора 5 с 06мотками 7 — 12, трансформатора 18 с обмотЗО ками 14 и 15, транзистора 16, конденсатора
330552
15 связи 17, диодов 18 и 19 и резистора нагрузки 20.
Предлагаемое устройство работает следующим образом.
Преобразование числа входных импульсов в двоичный код производится при исходном положении ключа 5. При отпирании ранзнстора (6 блока 1 конденсатор 17 заряжается, причем ток зарядки проходит по обмотке 7 траноформатора 6 и обмотке 14 трансформатора 13 блока 2. Сердечник трансформатора 6 перемагничивается в состояние «О», а трансформатора 18 — в состояние «1», Ориентация обмоток 7 и 8 у трансформатора 6 и обмоток 14 и 15 у траноформатора 18 обеспечивает вычитание наводимых в ннх сигналов. При равенстве числа витков обмоток 7 и 8 у трансформатора 6 и обмоток 14 и 15 у трансформатора (8 достигается полное подавление сигнала помехи в базовой цепи транзистора.
По мере зарядки конденсатора начинает протекать ток по обмотке 10 трансформатора
6 блока 2, а по мере зарядки r;orrzerrcaiopa направление намагниченности трансформатора 6 блока 2 .изменяется. Транзистор блока остается запертым, выходной сигнал блоком
2 не формируется. После завершения переиагничиванпя сердечника трансформатора 6 блока (конденсатор 17 разряжается через резистор 20 и обмотку 10, обеспечивая плавное уменьшение тока перемагничивания сердечни "a трансформатора 6 блока 2 в состояние «1».
При поступлении следующего импульса от блока 1 ток зарядки конденсатора в обмотке
7 трансформатора 6 блока 2 вызывает перемагничивание сердечника в состояние «О».
В обмотке 8 трансформатора 6 наводится э. д. с., отпирающая транзистор 16 блока 2.
Конденсатор 17 блока 2, заряжаясь, подготавливает к работе блок 8. По мере зарядки конденсатора начинает протекать ток в обмотке 9 блока 2, создавая положительную обратную связь и обеспечивая энергию для полного перемагничивания сердечника трансформатора 6 в состояние «0». После завершения перемагничивани я сердечника трансформатора 6 блока 2 ток разрядки конденсатора блока 2 проходит по обмотке 9, блокируя воздействие тока в обмотке 10 при разрядке конденсатора блока 1. В рассматриваемом режиме цепи обмоток 12 разомкнуты.
Таким образом, на каждые два сигнала от блока 1 на выходе блока 2 формируется один сигнал. Аналогично работа от и остальные блоки преобразователя.
Для считывания записанного кола без разрушения информации клю 5 переволится во второе положение. В обмотку 11 подается
25 зо
60 сигнал считывания-перемагничивания сердечников трансформатора 6 в состояние «О», длительность которого меньше выходного сигнала любого блока. Выходные сигналы формируются блоками, сердечники которых и моменту поступления сигналов считывания перемагничены в состояние «1». После исчезновения сигнала считывания конденсаторы 17 в блоках, на выходе которых формировался импульс, разряжаются через замкнувшийся контакт ключа 5, диод 19, обмотку 12 н резистор 20. Ток в обмотке 12 обеспечивает восстановление считанной информации, т. е. гнремагпичивает сердечник трансформатора 6 в состояние «1». Для продолжения счета входных сигналов ключ 5 во: âðàùàåòñÿ в исходное положение.
Предмет изобретения
Преобразователь числа импульсоз в двоичный код на феррит-транзисторных ячейках, состоящий из ряда последовательных блоков преобразования, каждый из которых содержит транзистор, конденсатор связи, включенный между эмиттером транзистора и заземленным полюсом источника пнташ|я, основной трансформатор на сердечнике с прямоугольной петлей гистерезиса, в котором обмотка перемагничивания в сос-,оянпи «О» включена между коллектором транзистора и вторым полюсом источника питания. обмотк:! перемагничивания в состояние «1» включена в эмиттерную цепь транзистора последовательно с резистором нагрузки предыдугцего блока, а обмотки считывания инсрормации во всех блоках соединены последовательно и подключены к блоку управления, и вспомогательный трансформатор на аналогичном сердеч1шке, в котором первичная обмотка включена последовательно с обмоткой перемагничивания основного сердечника в состояние «0», а вторичная — в базовую цепь транзистора последовательно и встречно с обмоткой управления транзистором основного сердечника, отличающийся тем, что, с целью исключения разрушения информации при считывании, он содержит дополнительно блок управления двухпозиционным ключом и диоды, причем в кажлом блоке преобразования обмотка положительной обратной связи включена между эмиттером транзистора и заземленным полюсом источника питания последовательно с обмоткой перемагничивания сердечника следующего блока в состояние «1», первым диодом и одним из контактов ключа блока управления, а обмотка восстановления информации включена между резистором нагрузки и заземленным полюсом источника питания последовательно со вторым диодом и другим контактом указанного ключа.
330552
Выход
Составитель А. Туляков
Техред 3. Тараненко
Редактор Т. Морозова
Корректор Т. Бабакина
Тип. Харьк. фил. посд. «Патент>
Заказ 103/554 Изд. Ко 263 Тираж 448 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, 7К-35, Раушская наб., д. 4/5


