Делитель частоты на многоустойчивых элементах
О П И С А Н К, Е 3I9078
ИЗОБРЕТЕНИЯ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 21.I I I.1968 (¹ 1227100/18-24) с присоединением заявки №
Приоритет
Опубликовано 28.Х.1971. Бюллетень № 32
МП.К Н 03k 21/00
Комитет по делам изобретений и открытий при Совете Уинистрое
СССР
УДК 621 374.32(088.8) Дата опубликования описания 24.1.1972
Авторы изобретения
Н. P. Григоров и М. 3. Губницкий
Заявитель
ДЕЛИТЕЛЬ ЧАСТОТЫ НА МНОГОУСТОЙЧИВЫХ ЭЛЕМЕНТАХ
Изобретение относится к области радиоэлектроники и автоматики.
Делители частоты на многоустойчивых элементах, выполненных на потенциальных схемах «И — НЕ», известны.
К недостаткам известных делителей частоты относится их невысокая надежность работы, заключающаяся в критичности к аплигуде и длительности входных импульсов.
Предложенный делитель частоты отличается от известных тем, что многоустойчивые элементы, число состояний равновесия и которых равно коэффициенту деления, соединены между собой непосредственно и через а промежуточных схем связи «И вЂ” НЕ».
Это отличие повышает надежность делителя.
На фиг. 1 приведена функциональная схема предлагаемого делителя частоты на три; на фиг. 2 — временные диаграммы его работы.
Делитель частоты состоит из командного многоустойчивого элемента на схемах «И—
НЕ» 1, 2, 8, промежуточных схем связи
«И — НЕ» 4, 5, б, многоустойчивого элемента памяти также на схемах «И — НЕ», 7, 8, 9.
Схемы 1 — 8 и 7 — 9 составляют многоустойчивые элементы с тремя состояниями равновесия, выход каждой из них подан на входы двух других. В каждом многоустойчивом элементе за счет связи между схемами «И—
НЕ» может быть только три состояния равновесия: 011, 101, 110. При воздействии сигнала
«О» на общей шине 10 на выходе схем 1 — 3 должны устанавливаться состояния «1», которые не могут вызвать изменения состояния элемента памяти, например состояния 011.
На выходе схем «И вЂ” НЕ» 5 и 6 за счет совпадения на выходах единичных сигналов установятся «О», Нулевые сигналы на выходе схем 5, 6 устанавливают в командном элементе состояние 011 после окончания сигнала
«О» на шине 10, т. е. при подаче сигнала А.
«О» на выходе схемы «И — НЕ» 1 записывает в элемент памяти число 101, которое будет сохраняться до прихода сигнала Б.
При подаче импульса Б произойдет сначала перезапись числа из элемента памяти в командный элемент. Затем в элементе памяти будет установлено число 110.
При приходе импульса В в элементе памяти устанавливается число 011. Таким образом, в элементе памяти состояния с подачей импульсов (сигналов «1») изменяются в следующей последовательности: 011, 101, 110, 011, 101 и т. д. Состояния в многоустойчпвом элементе памяти, а также во всем устройстве
30 повторяются через два импульса в третий.
319078.Зь
Вь
Фиа.2
Предмет изобретения
Делитель частоты на многоустойчивых элементах, выполненных на потенциальных схемах «И — НЕ», отличающийся тем, что, с целью повышения надежности, многоустойчивые элементы, число состояний равновесия (г которых равно коэффициенту деления, соединены между собой непосредственно и через л промежуточных схем связи «И вЂ” НЕ».
Составитель Д. А. Гречинский
Редактор Б. С. Нанкина
Техред Л. Н. Богданова
Корректоры: О. Зайцева и В. Жолудева
Заказ 3785/8 Изд. № 1488
Тираж 473 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при
Совете Мини "тров СССР
Москва, Ж-35, Раушская наб., д, 4/5
Типография, пр. Сапунова, 2

