Дифференциальный усилитель
О П И С A Н И E 308483
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Ссветскнх фоцналнстнческнх
Респубднк
Зависимое от авт. свидетельства №
Заявлено 04.1,1970 (№ 1395186!26-9) с присоединением заявки ¹
Приоритет
Опубликовано 01.Ч11.1971. Бюллетень ¹ 21
Дата опубликования описания ЗО.IX.1971
МПК Н 03f 3/26
Комнтет по делам изобретений н открытнй арн Сосете Министров
СССР
УДК 621.375.9(088.8) Авторы изобретения
И. А. Аракчеева, Л. П. Домнин, В. Г. Колесников, В, И. Никишин, Г. С. Остапенко, Л. Н. Петров, А. И. Ткачев и А. П. Удовик
Заявитель
ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ
Известны дифференциальные усилители, содержащие стабилизированный источник питания и двуплечий балансный каскад.
Цель изобретения — повышение выходного сопротивления.
Для этого в предлагаемом усилителе в каждом плече каскада последовательно с коллекторно-эмиттерным переходом входного транзистора включен базо-коллекторный переход транзистора, динамической нагрузкой которого является выходной транзистор, соединенный своей базой с эмиттером эмиттерного повторителя, причем база последнего подключена к коллектору входного транзистора.
На чертеже приведена принципиальная схема предлагаемого усилительного каскада.
В каждое плечо симметричного дифференциального усилителя включены четыре транзистора. Транзисторы 1 являются выходными, а транзисторы 2 работают в режиме усиления и связаны с транзисторами 8 через транзисторы 4, которые включены последовательно с транзисторами 2 и служат с эмиттерными повторителями на транзисторах 8 и резисторах 5 своеобразной динамической нагрузкой с отрицательной обратной связью.
В эмиттерную цепь к общей точке б дифференциального усилителя подсоединен стабилизатор тока.
Последовательное включение эмиттеров и коллекторов транзисторов соответственно в базе цепи транзисторов 2 и 8 создает обратные связи и позволяет свести до минимума входные токи транзисторов 1 и тем самым обеспечить большое входное сопротивление усили5 теля. Это, в свою очередь, позволяет транзисторы 8 включить по схеме с общим коллектором, которые совместно с транзисторами 4 образуют динамическую нагрузку и уменьшают выходное сопротивление дифферен10 циального усилителя.
При подаче на вход каскада переменного дифференциального сигнала один из входов транзисторов будет приоткрываться, а второй призакрываться, т. е. процессы, протекающие
15 в плечах дифференциального каскада, будут противоположными. Поэтому работу симметричного дифференциального усилителя можно показать на работе его одного плеча, так как работа плеч симметричного дифференциаль20 ного каскада идентична и периодически повторяется.
Пусть положительный полупериод сигнала приоткрывает входной транзистор 1, тогда транзисторы 2 и 8 также будут приоткры25 ваться, поскольку они имеют противополож. ную проводимость и включены один в эмиттерную, а другой в коллекторную цепи, транзистор 4 будет призакрываться, так как на его базе будет понижаться потенциал. т. е. имеет
30 место последовательная отрицательная обратная связь, которая увеличивает входное со
