Стабилизатор напряжения
30I698
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 04.XII.1969 (PLo 1381204/26-9) с присоединением заявки ¹
Приоритет
Опубликовано 21.IV.1971. Бюллетень № 14
Дата опубликования описания 21 VII.1971
МПК С 05f 1/56
Комитет по делам иаобретеиий и открытий при Совете Мииистров
СССР
УДК 621.316.722.1 (088.8) 1
ДГ, Г и х М"ап1 ин : "" :- :-"
Автор изобретения
М. Ф. Черноус
Киевский завод электронных вычислительных и управля и
Заявитель
СТАБИЛИЗАТОР НАПРЯЖЕНИЯ
Изобретение относится к источникам питания и может быть использовано для питания низковольтных цепей в электронике, автоматике и вычислительной технике.
Известны стабилизаторы напряжения компенсационного типа с непрерывным регулированием.
Недостатком известных стабилизаторов является невозможность осуществления плавной и ступенчатой регулировки выходного напряжения, а также невозможность получения требуемого напряжения без тщательного подбора опорных диодов по напряжению стабилизации.
С целью обеспечения плавной и ступенчатой регулировки выходного напряжения и исключения подбора опорных диодов по напряжению стабилизации в предлагаемом устройстве в эмиттерную цепь транзистора схемы сравнения включен линейный делитель, подключенный к выходу стабилизатора.
На чертеже дана принципиальная схема предлагаемого стабилизатора напряжения.
Стабилизатор содержит последовательный регулирующий транзистор 1, транзистор 2 схемы сравнения, опорный диод 8 и резистор
4 цепи отбора, линейный делитель 5, состоящий из резисторов б — 8, резистор 9 и нагрузку 10. Коллектор и эмиттер транзистора 1 подключены соответственно ко входу и выходу стабилизатора. К выходу стабилизатора подключен линейный делитель, обеспечивающий плавную и ступенчатую регулировку выходного напряжения. Параллельно делителю подключена цепь отбора, состоящая из резистора 4 и опорного диода, причем последний подсоединен к эмиттеру транзистора 1.
База транзистора 2 подключена к средней
10 точке цепи отбора, эмиттер — к средней точке линейного делителя 5, а коллектор — к базе транзистора 1 и резистору 9, шунтирующему участок база — коллектор транзистора 1.
15 Изменение напряжения на нагрузке 10 передается резистору 4 цепи отбора и полностью прикладывается к базе транзистора 2 схемы ср а внения. Одновременно изменение напряжения на нагрузке 10 прикладывается
20 к линейному делителю 5 и в зависимости от коэффициента передачи делителя 5 к эмиттеру транзистора 2 прикладывается часть изменения напряжения на нагрузке.
Таким образом, к участку база — эмиттер
25 транзистора 2 прикладывается разность изменения напряжений на резисторе 4 и на эмиттере транзистора 2.
Увеличение или уменьшение тока в цепи базы транзистора 2 ведет к соответствующеч0 му изменению тока в цепи эмиттер — кол301698
Составитель Г. Челей
Редактор Т. И. Морозова Техред Л. Я. Левина Корректор А, Й. Васильева
Заказ 2040/8 Изд. № 908 Тираж 473 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб„д. 4!5
Типография, пр. Сапунова, 2 лектор, вызывая изменение потенциала базы регулирующего транзистора 1, т. е. происходит обычный процесс стабилизации напряжения.
Предмет изобретения
Стабилизатор и; пряженпя, содержащий последовательный регулирующий транзистор, транзистор схемы сравне: ия и опорный диод н цепи отоора, отличающийся тем, что, целью обеспечения плавной и ступенчатой регулир явки выходного напряжения, к выходу стабилизатора подключен линейный делитель напряжения, при этом средняя точка последнего соединена с эмиттером транзистора схемы сравнения.

