Всг.союзнаяпмиьйо-тшн'-'еснае библиотека
ОПИСАНИЕ
ИЗОЫ ЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
29 8075
6ees Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 17.XII.1969 (№ 1385828/18-24) с присоединением заявки №
Приоритет
Опубликовано 11.III.1971. Бюллетень № 10
Дата опубликования описания 21 V.1971
МПК Н 031 23110
Комитет по делам изобретений и открытий при Сосете Министрое
СССР
УДК 681.3.055(088.8) Авторы изобретения
А.. А. Лирцман и В. К. Петунин
Заявитель
Б БДИОТЕИА
ФЕРРИТ-ТРАНЗИСТОРНЫЙ ДВОЙНОЙ СЧЕТЧИК
Изобретение относится к области вычислительной техники и автоматики.
Известны двоичные счетчики, построенные на феррит-транзисторных ячейках, работающих по способу разновременного запрета.
Недостатками известных двоичных ферриттранзисторных счетчиков являются: сложность устройства, обусловленная наличием ключевой ячейки, предназначеннои для поразрядного сложения содержимого регистра хранения единицы переноса и регистра кода числа, затруднения, возникающие при установке счетчика в нулевое состояние, отсутствие возможности получения инвертированного кода, необходимого, например, при преобразовании двоичного кода числа, зафиксированного в счетчике.
Целью изобретения является упрощение схемы счетчика за счет исключения ключевой ячейки, введение режимов установки счетчика в нулевое состояние одновременно с выдачей кода параллельно по всем разрядам счетчика и инвертирования .параллельного кода, снимаемого с выходов счетчика.
Сущность изобретения состоит в том, что вместо двух регистров выработки и хранения единицы переноса применяется общий регистр, состоящий из двухъярусных схем запрета, Логическая схема предлагаемого ферриттранзисторного двоичного счетчика показана на чертеже, где 1 — ячейки регистра хранения числа; 2 и 8 — ячейки двухъярусных схем
5 запрета, образующих общий регистр, служащий для выработки и хранения единицы переноса; 4 — шина записи единицы в нижние
-ячейки схем запрета по такту 4; 5 — счетный вход по такту t>, б — шина гашения по так10 ту t3, 7 — шина подачи считывающих импульсов по такту 4; 8 — шина инвертирования для записи единицы в верхние ячейки схем запрета по такту 4; 9 — выходные шины счетчика и
10 — шина считывания числа по такту 4.
15 Так как все разряды счетчика идентичны, то работу счетчика рассмотрим на примере работы одного разряда.
P е ж и м сч е т а. Рассмотрим случай, когда регистр хранения числа рассматриваемого
20 разряда находится в состоянии «О» (ячейка 1).
По шине 4 по такту 4 в ячейку 8 общего регистра записывается «1», по шине 7 по такту 4 ячейка 8 возвращается в состояние «О», 25 но так как ячейка 2 находилась в состоянии
«О», то на выходе схемы запрета импульс отсутствует.
С приходом счетного импульса по такту 4 ячейка 2 переходит в состояние «1». В этом
30 случае на выходе схемы запрета по такту 1
298075
Предмет изобретения
Составитель Л. В. Скобелева
Редактор Л. А. Утехина Техред Л. Л. Евдонов Корректоры: А. Абрамова и М. Коробова
Заказ 1237/13 Изд. № 546 Тираж 473 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-36, Раушская наб., д. 4/6
Типография, пр. Сапунова, 2 появляется импульс, который устанавливает ячейку 1 в состояние «1».
Если же в регистре хранения числа была записана «1», то с приходом счетного импульса по такту t> происходит перенос «1» в последующий разряд регистра хранения числа и гашение ячейки 8 в своем разряде, в результате чего по такту 4 переписи «1» из схемы запрета в ячейку 1 не происходит.
Режим считывания числа в параллельном коде с одновременной установкой счетчика в нулевое состояние. На практике одновременно со считыванием числа со счетчика необходимо осуществлять установку его в нулевое состояние. В предлагаемом счетчике для этого по шине 10 по такту 4 подается импульс считывания, а по шине б по такту
4 — импульс гашения. При этом на выходах
9 разрядов появляется число в параллельном коде, а «1», переписанные из предыдущих разрядов регистра хранения числа в ячейки 2 последующих разрядов общего регистра, гасятся импульсом по шине гашения б.
Р е ж и м и н в е р т и р о в а н и я. В режиме инвертированця на счетчик подается импульс по шине И ио такту 4 и по шине 8 по такту
ts. При этом по такту 4 на выходах 9 появляется параллельный код числа, а в ячейки 2 общего регистра по такту t3 записывается «1».
С приходом t«по шине 7 выходные импульсы будут только на тех схемах запрета, в ячейках 8 которых «1» не была погашена при считывании по такту 4 состояния ячеек регистра хранения числа, Таким образом,сосхем запрета в регистр хранения числа записывается инвертированный код. С приходом импульса по шине считывания 7 инвертированный код появляется на выходах 9 счетчика.
Как видно из работы счетчика, для считывания записанного в счетчике числа в прямом коде требуется один импульс, подаваемый на шины 10 и 6 по такту 4 и t3 соответственно, а для получения еще и инвертированного кода, сдвинутого по времени по отношению к прямому, требуется подать один импульс на шину 8 по такту 1з и два импульса на шину 10 по такту 4, что обеспечивает малое запаздывание считывания числа со счетчика относительно последнего счетного импульса, а также
10 позволяет производить счет отстоящих близко по времени серий импульсов.
15 1. Феррит-транзисторный двоичный счетчик, содержащий регистр хранения числа, соеди. ненный с общим регистром сложения, хранения и выработки сигнала единицы переноса,, выполненный на двухъярусных схемах запре20 та, отличающийся тем, что, с целью упрощения и повышения надежности устройства, выход i-ro разряда регистра хранения числа соединен с обмоткой считывания (i+1)-го разряда этого регистра, а также с обмоткой запи25 си верхней ячейки (i+1)-й двухъярусной схемы запрета и обмоткой гашения нижней ячейки «-й двухъярусной схемы запрета общего регистра, выход i-й схемы запрета соединен с обмоткой записи « -го разряда регистра хране30 ния числа, 2. Феррит-транзисторный двоичный счетчик по п, 1, отличающийся тем, что, с целью выдачи кода, записанного в счетчике в параллельном виде с одновременной установкой
35 счетчика в исходное состояние, и получения инвертированного кода, он содержит дополнительные обмотки считывания всех разрядов регистра хранения числа, которые соединены с шиной считывания числа, а обмотки гаше40 ния верхних ячеек всех схем запрета общего регистра соединены с шиной гашения.

