Однородная логическая сеть
ОПИСАН И Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ,Союз Советских
Социалистических
Респтблик
Зависимое от авт. свидетельства М
Заявлено 23,IX.1969 (¹ 1362880/18-24) с присоединением заявки №
Приоритет
МПК C 061 3/12
Нонитет по делан иаобретениЯ и открытиЯ при Совете Министров
СССР
УДК 681.325.66(088.8) Опубликовано 22.XII 1970. Бюллетень № 2 за 1971
Дата опубликования описания 12.II.1971
Автор изобретения
И. П. Егоров!
Г 1
Институт автоматики и телемеханики (технической; ки&.*рттетики) —, 1.
Заявитель
ОДНОРОДНАЯ ЛОГИЧЕСКАЯ СЕТЬ
Изобретение относится к техническим средствам автоматики, телемеханики и вычислительной техники и предназначено для моделирования логических и вычислительных функций.
Известны однородные сети, представляющие собой правильные решетки, вершины которых изображают элементы сети, а ребра — связи между элементами.
Предложенная однородная сеть отличается тем, что представляет собой решетку, ребра которой соответствуют элементам сети, а вершины — узлам соединений смежных элементов. Это расширяет функциональные возможности, повышает технологичность изготовления и упрощает контроль и диагностику однородной сети.
На фиг. 1 предложенная однородная сеть представлена в виде решетки, ребра которой соответству1от элементам. Б общем виде элемент сети приведен на фиг. 2; на фиг. 3 дан пример конкретного элемента.
Элемент нредлож HHQH однородной сети имеет два входных — выходных полюса 1 и II (фиг. 2), а также и входных полюсов, с помощью которых элемент настраивается на одно из 2" возможных состояний, выполняя при этом функции некоторого двухполюсника. Так, в одном из состояний элемент может работать как инвертор»лп пов1оритель в направлении оТ полюса I к полюсу 11 ll;ill наоборот, в другом — выполи>1гь функц1ш элемента памяти, ОднОГО H;ill нескольких разрядов двопчнОГО счетч11ка, распределителя H т, g.
На фиг. 3 рассмотрен один из возможных вариантов такого элемента, содержащего схемы «И» 1, «ИЛИ вЂ” E1Е» 2 и входы 3, 4 и 5.
10 Если сигналы на входах 4 и 5 равны пулю, то осуществляется «разведка» полюса 1 и 11. Если сигналы на входах д и 4 равны единице, а на входе 5 — нулю, то На полюсе 11 реализуется функция повторения переме;1»ой, поступившей
15 а полюс f. Если сигналы На входах 8 и 5 равны единице, а на входе 4 — нулю, то на полюсе I повторяется переменная, поступившая на полюс II. Если сигналы на входах 8 и 5 равны нулю, а на входе 4 — единице, то элемент ра20 ботает как пнвертор в нсп1р lv;leal»1 от полюса
1 к полюсу II, если же сшналы На входах 8 и 4 равны нулю, а на входе 5 — единице, элемент работает как пнвертор от пол1оса II к полюсу1.
Если сигналы на входах 4 и 5 равны единице, 2S а на входе 8 — пулю, элемент выполняет функции элемента памяти — триггера с раздельными входами 1 и П. Если сигналы Hl! всех входах равны единице, то элемент выполняет функции элемента долговременной памяти, 30 безразличного к помехам на полюсах 1 и If, 290276
Предмет изоб|ретения
Фиг.2
Фиг./
Состапитс !h Л, В. Всйи
Рсдиктор Ь . (;. 11иикиии Те;ред Т. П. Курилко Корректор Т. А. Уманец
11зл. № ho Зикзз 2 13 I!) Тира>к 4ЬО Подписное
ЦНИИПИ К ииитстп ио делим изоорстсии1 и отк1и и и11 ири Совете Мииистрои СССР
Москии, 71(-35, E ÿóø!! àÿ ииб., д. 4 5
Тииос1):1(j>ll!!, !ip. Сои иоиз, Однородная логическая сеть для выполнения логических и вычислительных операций, состоящая пз одинаковых элементов, соединенных между собой так, что они образуют правильную решетку с узлами и ребрами, отличаюи аяся тем, что, с целью расширения функциональных возможностей сети, повышения технологичности изготовления и упрощения ее контроля и диагностики, в качестве элементов сети применены двухполюсные элементы, обра5 зующпе ребра решетки и способные в результате настройки выполнять функции различных двухполюспиков, а точки соединения полюсов смежных двухполюспиков слу>кат ее узлами.

