Устройство для удвоения частоты
285963
ОЛИСАНИ Е
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства №
Заявлено 04 1 т/.1968 (№ 1230573/18-24) с присоединением заявки №
Приоритет
Опубликовано 10.Х!.1970. Бюллетень № 34
Дата опубликования описания 12.!.1971
Кл. 21d-, 14/02
МПК Н 02m 5/30
УДК 621.374.4 (088.8) Комитет оо делам изобретений и открытий ври Совете Министров
СССР
Авторы изобретения
И, Г. Лилов, В. H Васильев, С. M. Федоров, H. И. Григорьев, В. И. Пащенко и В. M. Бурак
"- c""> "
0 »
Заявитель
УСТРОЙСТВО ДЛЯ УДВОЕНИЯ ЧАСТОТЪ|
А = U„sin et, В = U cosset
Изобретение относится к области автоматики и вычислительной техники и может быть использовано, например, в качестве источника питания быстродействующих цифровых вычислительных машин.
Известны устройства для удвоения частоты, содержащие генератор, усилители, множительные блоки и фазорасщепительный блок, вход которого соединен с выходом генератора.
Недостатком известных устройств является необходимость усиления выходного сигнала, что сужает частотный диапазон применения удвоителей.
Предложенное устройство отличается от из. вестных тем, что в нем входы усилителей соединены с выходами фазорасщепительного блока, выходы усилителей соединены с соответствующими входами множительных блоков, а выходы множительных блоков подключены к выходной шине.
Это позволяет расширить функциональные возможности устройства.
На чертеже приведена блок-схема устройства.
Устройство содержит генератор 1, фазорасщепительный блок 2, усилители 3 и 4, множительные блоки б и б, симметрирующий потенциометр 7 и сопротивление нагрузки 8.
Устройство работает следующим образом.
Генератор 1 подает управляющее напряжение пониженной частоты на вход фазорасщепительного блока 2.
На выходах фазорасщепительного блока присутствуют два ортогональных относительно друг друга напряжения А и В, где
Напряжения А и В подаются на входы усилителей 8 и 4 соответственно.
С выходов усилителей напряжения К1А и
К,B поступают на силовые входы множительных блоков б и б соответственно, а напряжения К А и КвB — на опорные входы множительных блоков, (К, и Кв — коэффициенты усиления ступеней усилителей).
С выходов множительных блоков снимаются напряжения С и D, равные
С = Y (1 — сов 2к t)
D = — Y (1+ cos 2н t)
При параллельном включении выходов множительных блоков нг общую нагрузку 8 постоянные составляющие взаимно компенсируются, и на нагрузке выделяются переменные
30 составляющие напряжений удвоенной частоты, 285963
Предмет изобретения
Составитель Н. Куровский
Корректор T. А. Умаиец
Редактор Л. А. Утехииа
Заказ 3853г3 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Незначительные неравенства постоянных и переменных составляющих напряжений с выходов множительных блоков за счет разброса параметров элементов схемы легко могут быть устранены симметрирующим потенциометром 7.
Сопротивление нагрузки 8 может быть подключено и непосредственно к выходам множительных блоков, при этом достигается удвоение амплитуды выходного сигнала.
Устройство для удвоения частоты, содержащее генератор, усилители, множительные блоки и фазорасщепительный блок, вход которого соединен с выходом генератора, отличающееся тем, что, с целью расширения функциональных возможностей устройства, в нем входы усилителей соединены с выходами фазорасщепительного блока, выходы усилителей соединены с соответствующими входами множительных блоков, выходы множительных блоков подключены к выходной шине.

