Цифровой синтезатор частоты
BOB fGSP9 9I тсат,1 Фн г"
285066
Союз Советскис
Сапиалистическик
Республик
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Зависимое от авт. свидетельства №вЂ”
Кл. 21а1, 13
Заявлено 11,1V.1969 (¹ 1320196/26-9) с присоединением заявки ¹â€”
Приоритет
Опубликовано 29.Х.1970. Бюллетень № 33
Дата опубликования описания 14.1.1971 йокнттет ао долею изобретений и открытиИ при Совете Министров
СССР
МПК Н 03b 19/12
УДК 621.373.52 (088.8) Авторы изобретения
А. А. Коростелев, В. В. Шкирятов и А. Д. Подлиннов
Заявитель
ЦИФРОВОЙ СИНТЕЗАТОР ЧАСТОТЪ!
Изобретение может быть использовано при конструировании цифровых преобразователей код — частота, которые применяются в задающих генераторах передающих устройств для формирования колебаний литерных частот, а также в аналого-цифровых следящих системах радиолокационных, радионавигационных и других станций.
Известен цифровой синтезатор частоты, содержащий эталонный генератор, смеситель частоты, фазовый дискриминатор, усилитель, управляемый генератор, выходной делитель частоты, блок изменения коэффициента деления и управляемый делитель частоты. Делитель частоты выполнен в виде регенеративного делителя, что приводит к затягиванию процесса смены коэффициента деления и появлению фазовых флюктуаций выходного сигнала синтезатора частоты.
В предлагаемом синтезаторе частоты с целью сокращения времени перестройки на другую частоту управляемый делитель частоты выполнен в виде двоичного счетчика, Выход делителя частоты соединен со входом управления записью числа в счетчик блока изменения коэффициента деления.
На фиг. 1 приведена блок-схема предлагаемого цифрового синтезатора частоты; на фиг. 2 — схема управляемого делителя частоты и блока изменения коэффициента деления.
Цифровой синтезатор содержит эталонный; генератор I, смеситель 2, формировагели 8 импульсов, временной различитель 4, операционный усилитель б, управляемый генератор б,. неперестраиваемый выходной делитель 7 частоты, и блок изменения 8 коэффициента деления (схема ввода числа) и управляемый делитель 9.
Синусоидальные колебания с частотой pf>
IO от стабилизированного генератора 1 и управляемого генератора б M (f,+Ë áf) поступают на смеситель 2, разностная частота рУИ с котсрого поступает на формирователь 3 импульсов, время возникновения их соответствует
15 прохождению синусоидального напряжения через нулевой уровень.
Импульсы с выхода формирователя 8 подаются на вход управляемого делителя 9, коэф,фициент деления которого устанавливается в
20 соответствии с управляющим числом N через блок 8. Импульсы с выхода делителя 9 поступают на временной различитель 4, используемый в качестве фазового дискриминатора, на второй вход которого поступают импульсы с
25 опорной частотой следования рй с выхода формирователя 8. Выходное напряжение с временного различителя 4, отфильтрованное и усиленное операционным усилителем б, поступает на вход управляемого генератора б, вы30 хсдная частота которого, поделенная на по285066 стоянный коэффициент деления М в делителе
7, поступает на выход синтезатора.
По окончании переходных процессов в системе выходная частота синтезатора равна
f8+ N6f.
Импульсы с выхода формирователя 8 с частотой следования pN6f поступают на счетчикделитель 10 (см. фиг. 2) делителя 9, начальной установкой которого является число N в дополнительном коде. Импульс переноса на выходе счетчика появляется через N входных импульсов, т. е. частота выходных импульсов переноса равна Of. Каждый выходной импульс через вентили 11 вводит управляющее число N в счетчик-делитель 10 из регистра 12 образования дополнительного кода блока 8, т. е. производит начальную установку счетчика-делителя 10, Блок 8, содержащий регистр 12 образования дополнительного кода, вентили 18, линии 14 и 15 задержки, вентиль 1б и триггер 17, служит для преобразования числа N из прямого кода в дополнительный код и согласования моментов обновления числа N в регистре 12 с начальной установкой счетчика-делителя 10.
Импульсы ввода (ИВ) числа N в регистр 12 могут быть не синхронизированы с импульсами переноса со счетчика-делителя 10, поэтому в процессе работы возможна запись произвольного числа, что приведет к сбою синтезатора.
Синхронизация ИВ с начальной установкой счетчика осуществляется с помощью триггера 17, который в момент прихода ИВ открывает вентиль 16. Выходной сигнал рб/ проходит на вентили 11, а через открытый вентиль
1б — на регистр 12 для перевода в нулевое положение и блокировки вентиля 1б до прихода следующего ИВ. Кроме того, сигнал с выхода вентиля 1б опрашивает вентили 18 ввода через линию 15 задержки, величина которой определяется быстродействием триггеров регистра 12.
Линия 14 задержки служит для формирования дополнительного кода числа N в регистре 12.
B результате применения счетчика-делителя исключаются фазовые флюктуации (временные сдвиги) выходного сигнала, присущие регенеративным делителям частоты. Кроме того, счетчики-делители изготовлены с учетом преимущества цифровой техники в отличие от регенеративных делителей, содержащих колебательные контуры и другие элементы, требующие подстройки, регулировки и подбора элементов и режимов.
Предмет изобретения
Цифровой синтезатор частоты, содержащий эталонный генератор, смеситель частоты, фазовый дискриминатор — временной различитель, блок изменения коэффициента деления и выходной делитель частоты, отличающийся тем, что, с целью сокращения времени перестройки на другую частоту, управляемый делитель частоты выполнен в виде двоичного счетчика, а его выход соединен со входом управления записью числа в счетчик упомянутого блока изменения коэффициента деления.
285066
Фиг.2
Составитель М. Порфирова
Редактор E. Г. Кравцова Техред Л. Я. Левина Корректор О. С. Зайцева
Заказ 3783/9 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, К-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2


