Устройство для преобразования переменного напряжения в постоянное
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
269295
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства Хв
Заявлено 25.X 1,1968 (№ 1284178/18-10) с присоединением заявки №
Приоритет
Опубликовано 17.IV.!970. Бюллетень № 15
Кл. 21е, 36/01
МПК G 01г 19/22
УДК 621.317.322(088.8) Комитет по делам изобретений и открытий при Совете Министров
СССР
Дата опубликования описания 16Х11.1970
Авторы изобретения
Л. М. Гапченко, Ю. М. Туз, К. Л. Серпилин и В. И. Губарь
Киевский ордена Ленина политехнический институт
Заявитель
УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ПЕРЕМЕННО ГО
НАПРЯЖЕНИЯ В ПОСТОЯННОЕ
Известные устройства для преобразования переменного напряжения в постоянное, содержащие широкополосный усилитель переменного тока, прецизионный аттенюатор, коммутатор, детектор, усилитель сигнала ошибки, имеют низкое быстродействие и ограниченную в области низких частот полосу пропускания.
Предлагаемое устройство отличается от известных тем, что оно снабжено дополнительным детектором, дополнительным широкопо- 10 лосным усилителем и двумя запоминающими устройствами, причем выход дополнительного детектора соединен встречно с выходом основного детектора, выходы запоминающих устройств подключены ко входам схем управ- IS ления основного и:дополнительного усилителей, а входы запоминающих устройств — к выходным зажимам синхронного коммутатора.
Такое выполнение устройства повышает бы- 20 стродействие и расширяет полосу пропускания усилителя в области низких частот.
На чертеже приведена блок-схема предлагаемого устройства.
Устройство состоит из основного широкопо- 25 лосного усилителя 1, прецизионного аттенюатора 2, основного детектора 8, вспомогательного широкополосного усилителя 4, вспомогательного детектора 5, усилителя б сигнала ошибки, запоминающих устройств 7 и 8, ком- 30 мутаторов 9 и 10, Устройство работает следующим образом.
В исходном состоянии коммутаторы 9 и 10 находятся в положении 1. Входное напряжение U» поступает на основной усилитель 1, на выходе которого включен прецизионный аттенюатор 2 (P-цепь, состоящая из двух резисторов Ri и Р.) и основной детектор 3. Часть напряжения, снимаемого с аттенюатора, подается на вспомогательный усилитель 4, выход которого включен встречно с выходом основного детектора. Если напряжения на выходах основного и вспомогательного детекторов не равны по величине, то на вход усилителя б (усилителя постоянного тока) подается сигнал ошибки и происходит регулировка коэффициента усиления вспомогательного усилителя по прецизионному делителю.
При переключении коммутаторов 9 и 10 в положение 11 происходит калибровка коэффициента усиления основного усилителя по усилителю 4.
Без учета порога чувствительности исполнительных элементов схемы выходное постоянное напряжение преобразователя будет равно
Евы» — +t /х
f2 где К вЂ” коэффициент преобразования основного детектора;
P — коэффициент передачи прецизионного делителя, 269295
Составитель Л. Г. Болотникова
Техред А. А. Камышникова
Редактор Т. Иванова
Корректор О. Б. Тюрина
Заказ 1916/11 Тираж 480 Подписное
LIIIHH1IH Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Ж-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2
Ыз формулы видно, что погрешность преобвазователя определяется только пассивной
1з-цепью и коэффициентом преобразования основного детектора.
Частота переключения коммутаторов 9 и l0 должна выбираться из условия быстродействия исполнительной системы, включающей постоянные веремени детекторов, усилителя постоянного тока и регулирующих устройств, и может быть весьма низкой по сравнению с известными устройствами.
Предмет изобретения
Устройство для преобразования переменного напряжения в постоянное, содержащее широкополосный усилитель переменного тока, прецизионный аттенюатор, коммутатор, детектор, усилитель сигнала ошибки, синхронный коммутатор и генератор управляющего напряжения, отличающееся тем, что, с целью
5 повышения быстродействия и уменьшения частотной погрешности, оно снабжено дополнительным детектором, дополнительным широкополосным усилителем и двумя запоминающими устройствами, причем выход дополни10 тельного детектора соединен встречно с выходом основного детектора, выходы запоминающих устройств подключены ко входам схем управления основного и дополнительного усилителей, а входы запоминающих
15 устройств — к выходным зажимам синхронного коммутатора.

