Устройство для дискретного представления двух функционально связанных параметров
268042
ОПИСАНИ Е
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства ¹ 222759
Кл. 421115, 3/00
Заявлено 11 VI.1968 (¹ 1247374/18-24) с присоединением заявки ¹
МПК б 06j
УДК 681.34(088,8) Приоритет
Опубликовано 02.IV.1970. Бюллетень № 13
Дата опубликования описания 30."1 II.1970
Комитет по делам изобретений и открытий ори Совете Министров
СССР
Автопы нзсбретения
Г. И, Кавалеров и Г, С. Певзнер, Заявитель
УСТРОЙСТВО ДЛЯ ДИСКРЕТНОГО ПРЕДСТАВЛЕНИЯ ДВУХ
ФУНКЦИОНАЛЬНО СВЯЗАННЬ!Х ПАРАМЕТРОВ
Изобретение относится к области преобразования и кодирования информации.
Известны устройства для дискретного представления двух функционально связанных параметров, содержащие датчики параметров. соединенные с коммутатором аналоговых величин, преобразователь напряжение — цифровой код, связаттный с коммутатором аналоговых величин, комм; таторы кодовых величин, схему
УППЯВЛЕттИЯ КОХтМ1татОРЯЪттт, т<ГЯтттмтОтттЕЕ УСтройство, регпстрт: . блок опреде,чс ттття первой конечной разности по параметр,. схем1 управления блоком определения первой конечной
РаЗттОСтн И ЛОгттЧЕСКУтО СХЕМ1 ЯттЯЛПЗа СОЕД тпештую со схемой управления коммутятопамп.
Известное устройстго ттмеет много пзбыточНттХ ОтСЧЕтОГ. II 1 ЛИ тЕйттЬтХ УЧЯСтКаХ ттЗ1твттЕтцтЯ ттсследуемых сЬутткцттй.
Ппедложсттное vcTpoAcTE!o отличается те11, что в него введен блок определения втопой конечной разности, соедиттенпый с блоко1т определения первой конечной плзттосттт и схемой уппавления этими блот<ями, выход блока второй конечттой разности подключен к первому входу логического блока, выход которого соедпттетт с кодовьтхттт ключамтт, вттлточеттттьтми между рсгпстпами и вьтхо.ттттттт регистрттрующпм устройством. а второй вход логического блока сосдп Ic!1 со схемой управления блоками определения первой и второй конечной разности.
Это позволяет значительно сократить количество избыточной из мерительной пнформя5 ции.
Ня чертеже дана блок-схема устройства.
Датчики 1 и 2 преобразуют измеряемые параметры в соответствующие напряжения с/
II т/
10 Аналоговьш т охтм1татор состоит из дв1х контактных плп бест.отттяктнт,тх (в зависимости от требуемого вре;!e!!1! срабатывания) аналоговых ключей 8 и т, которые соединяют датчики 1 и 2 с преобпазователем 5 напряжения
15 в цифровой код. Точность и оыстродействие последнего зависят от точности измерения и динамических характеристик измеряемых пропессов.
Кодовый коммутатор содержит два кодовых
20 ключа 6 и 7, соединяю цих преобразователь б с регпстрлмп 8 и 9. Регистры 8 и 9 через кодовые ключи N и 11 соответственно соединены с запоминающим илп регистрирующим устройством 12. в качестве которого могут быть ис25 пользовапы пепфорятор, мягтттттттьтй регистратор. цифропечятающая хташптта и др.
Коммутаторы 1прявлятотся схемой управлепття c!IIIxpoHIIo. Этя схема состоит ттз четырех схе11 зядепжкп 18 — -16 (и; пттт мер, нл одповиб30 раторах), двух схс1! «И,111» 17 и 18 (например, 268042
15
65 диодных сборок) и триггера 19 со счечным входом.
Квантующее устройство состоит из преобразователя цифровой код — напряжение 20, нуль-органа 21, блока аналоговой уставки 22, задающего величину кванта в аналоговой форме, который может быть представлен как точный делитель, питаемый от стабилизированного источника постоянного тока.
Дополнительный кодовый коммутатор содержит кодовые ключи 28, 24 и регистр 25.
Блок определения первой конечной разности о параметру, квантуемому неравномерно, состоит из кодового ключа 26 и комбинационного сумматора 27.
В отличие от устройства по основному авт. св. в предложенном устройстве имеется блок определения второй конечной разности, состоящий из кодовых ключей 28 и 29, регистра 30 и комбинационного сумматора 31.
Блоки определения первой и второй конечной разности управляются схемой управления, в которую входят распределитель импульсов
82, две схемы «И» 88 и 84, схема задержки 35 и схема «ИЛИ» 36.
Кодовая установка 37 представляет собой регистр с ручным вводом кода, соответствующего выбранной величине кванта. Логическая схема 88 анализа состоит из дифференцирующей цепочки на выходе знакового разряда, цифрового нуль-органа 89, схемы задержки 40, схемы «НЕ» 41 и схемы «ИЛИ», 42. Логический блок содержит схему «ИЛИ» 48, схемы
«И» 44 — 46 и схему задержки 47.
Цифровой нуль-огран 39 представляет собой, например, логическую схему, состоящую из элементов «И» и «ИЛИ» (собственно комбинационный сумматор с выходом некоторых разрядов на схему «ИЛИ»).
Устройство работает следующим образом.
Датчики 1 и 2 преобразуют измеряемые параметры в соответству.ющие напряжения U u
U„, которые через коммутатор аналоговых величин подают на преобразователь 5. С последнего коды отсчетов UÄ tt (1„попадают через коммутатор кодовых величин на ячейки памяти текущих отсчетов, т. е. регистры 8 и 9.
Коммутаторы и схема управления их работой работают следующим образом.
В исходном состоянии триггера 19 напряжение с его левого выхода держит аналоговый ключ 8 и через схему задержки 18 кодовый ключ 7 замкнутыми, а напряжение с его правого выхода держит аналоговый ключ 4 и через схему задержки 14 кодовый ключ б разомкнутыми.
В момент прихода команды на отсчет с квантующего устройства (нуль-органа 21) через схему «ИЛИ» 16 поступает сигнал а триггер
19 и через схему «ИЛИ» 17 — па преобразователь 5. Триггер 19 перебрасывается в противоположное положение, а следовательно, размыкаются ключи 3 и 7 и замыкаются ключи
4 и б, т, е. коммутируется параметр Х. Пос20
55 ледний переход успевает произойти за время подготовки преобразователя 5 к измерению (сброс предыдущего измерения) после прихода команды запуска со схемы «ИЛИ» 17. Происходит преобразование текущего значения
U в код, который поступает в регистр 8.
Отсчетняя команда поступает также на схему задержки 15, время задержки которой равIIo времени преобразования преобразователя 5.
Сигнал со схемы задержки 15 через схему
«ИЛИ» 18 подают на триггер 19 и через схему «ИЛИ» 17 — па преобразователь 5. В результате триггер, а следовательно, и ключи 3, 4, 6, 7 перебрасываются в исходное состояние, т. е. коммутируется параметр У. Происходиг преобразование текущего значения U,, в код, который поступает в регистр 9.
Сигнал с нуль-органа 21 поступает на распределитель импульсов 32, который первым своим импульсом открывает кодовый ключ 24, когда коммутируется U». Тем самым текущее значение U вводится в комбинационный сумматор 27, где и определяется первая конечная разность, так как этот же импульс с распределителя импульсов 82 открывает кодовый ключ
26 и вводит в сумматор 27 предыдущее значение U„. Код, соочветствующий первой конечной разности по ь „., поступает па цифровой нуль-орган 89 и комбинационный сумматор 81.
Второй импульс с распределителя импульсов
82 открывает кодовый ключ 29, т. е. вводит предыдущее значение первой конечной разности по U„a комбинационный сумматор 81, где определяется вторая конечная разность по
U». Схема «ИЛИ» 43, стоящая на выходе сумматора 81, определяет неравенство второй конечной разности нулю, т. е. нелинейность текущего участка дискретизируемой функции, и импульс с нее через схему «И» 44 по приходу третьего импульса с распределителя импульсов 82 поступает на кодовые ключи 10 и !1.
Последние открываются и пропускают результаты текущего отсчета ((. „и U,,) соответственно с регистров 8 и 9 на выход устройства, т. е. на запоминающее или регистрирующее устройство 12.
При равенстве результата на сумматоре 81 нулю сигнал со схемы «ИЛИ> 48 отсутствует, и кодовые ключи 10 и 11 остаются закрытыми.
Сигнал со схемы «ИЛИ» 43 через схему задержки 47 поступает на схему «И» 46, откуда по приходу четвертого импульса с распределителя импульсов 82 подается через схему
«ИЛИ» 42 на регистр 30 в качестве команды
«сброс».
Сигнал со схемы задержки 47 поступает также ня схему «И» 45, откуда по приходу пятого и м и l :t ü (. a c p a ñ è () eä 0 ë t! T t. .. t tt и м Й ул ь с О В 82 п одается па кодовый ключ 28 и обеспечивает ввод в регистр 80 текущего зпячепшя первой конечной разности для последующего отсчета.
Шестой импульс с распределителя импульсов
82 сбрасывает регистр 25 в нулевое положение
268042
Предмет изобретения
Составитель 3. Г. Дунаева
Рсдактор Л. A. Утехина Техред Т. II. Курилко Корректор Л. И. Гаврилова
Заказ 1888/8 Тираж 480 Подписное
I IIII IIIHI4 Комитета по делаги изобретений п открытий при Совете Министров СССР
Москва К-35, Раушская иаб., д. 4/5
Типография, пр. Сапунова, 2
На выходе знакового разряда цифрового
1уль-органа (сумматора) 89 стоит схема 88 дифференцнрующая цепочка и диод). Если
:игнал со схемы 88 отсутствует, то на выходе хемы «НЕ» 41 имеется сигнал, а следовательи, импульс с распределителя импульсов 32
1роходит через схемы «И» 88 и «ИЛИ» 86 н ткрывает кодовый ключ 28, гследствие чего скущее значение U„подается в регистр 25.
Если на выходе схемь; 88 появляется сигнал, о, пройдя схему задержки 40, он поступает на
:хемы «И» 84, «ПЕ» 41 и задержки 1б. В реультате происходит коммутация параметра
1ротивоположного исходному, который вводитя в регистр 25. Сигнал со схемы 88 испольуется и для сброса через схему «ИЛИ» 42 реистра 80.
Устройство для дискретного представления двух функционально связанных параметров по авт. св. М 222759, orëè÷àþI!Iåeñÿ тем, что, с целью сокращения избыточности измерительной информации, в него введен блок определения второй конечной разности, соединенный с блоком определения первой конечной разности и
10 схемой управления этими блоками, выход блока второй конечной разности подключен к первому входу логического блока, выход которого соединен с кодовыми ключами, включенными между регистрами и выходным регпстри15 рующпм устройством, а второй вход логического блока соединен со с.,емой управления блоками определения первой и второй конечной разности.


