Преобразователь цифрового кода во временнойинтервал
267207
ОПИСАНИЕ
ИЗОЫ ИтЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт, свидетельства №
Кл. 42m>, 3/00
Заявлено 18.XI.1968 (№ 1283014/18-24) с присоединением заявки №
Приоритет
Опубликовано 01.IV.1970. Бюллетень № 12
Дата опубликования описания 14ХП.1970
МПК Н 03k 13/20
УДК 681.325(088.8) Комитет по делам изобретений и открытий при Совете MMNHGTpDB
СССР
Авторы изобретения
Заявитель
ПРЕОБРАЗОВАТЕЛЬ ЦИФРОВОГО КОДА ВО ВРЕМЕННОЙ
ИНТЕРВАЛ
Предлагаемый преобразователь цифрового кода во временной интервал может быть применен в цифровых регуляторах, в системах дистанционной передачи информации, а также в устройствах сравнения кодов.
Известны преобразователи цифрового кода во временной интервал, которые строятся с использованием счетчиков импульсов. В таких преобразователях преобразование цифрового кода в интервал времени осуществляется по методу суммирования единичных приращений, что предполагает наличие запоминающих устройств.
Преобразователи на дроссельных двухтактных магнитных логических элементах, построенные с использованием счетчиков импульсов, громоздки и неустойчивы в работе.
На чертеже изображена функциональная схема преобразователя цифрового кода во временной интервал, где: 1 — 5 — дроссельные двухтактные магнитные логические элементы, выполняющие операцию логического умножения с инвертированием фазы входного сигнала (число входов каждого элемента равно двум); б — 9 — дроссельные двухтактные магнитные логические элементы, выполняющие операцию инвертирования фазы входного сигналаа . (повторитель); 10 — дроссельный двухгактный магнитный логический элемент, выполняющий операцию логического отрицания входного сигнала и инвертирования его фазы;
11 — 19 — диоды; 20 — дешифратор, преобразующий цифровой код в напряжение на выходных шинах.
Цепочка последовательно соединенных элементов 1, 6, 2, 7, 3, 8, 4, 9, 5 представляет собой регистр сдвига, так как выходной сигнал каждого элемента запаздывает относительно входного на половину периода питающего напряжения.
Выход элемента 1 соединен со входом фазоинвентора 5, выход которого соединен с одним из входов двухвходового элемента 2 и т. д. до фазоинвертора 9, выход которого соединен с одним из входов элемента 5. Один вход элемента 1 соединен с выходом элемента 10, вход которого соединен с выходами элементов 1 — 5
Предлагаемый преобразователь на дроссельных двухтактных магнитных логических элементах не содержит запоминающих устройств.
С целью упрощения устройства выходы дешифратора соединены. между собой через диоды и подключены к входам логических элементов, выполняющих операцию логического умножения. Выходы этих элементов через диоды соединены с входом логического элемента, выполняющего операцию логического отрицания. 30
А. А. Кантаровский, В. В. Картавый и Г.. Милкис „":
Я.,:,;-.
Луганский филиал Государственного проектно-к нструкторского,. и научно-исследовательского института «Гипроуг еавтощНТизафия»
267207
Составитель H. А. Козлов
Техред Л. Я. Левина Корректор С. А. Кузовенкова
Редактор Н. Вирко
Заказ 1819(7 Тираж 480 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, )K.-35, Раушская наб., д. 4/5
Типография, пр. Сапунова, 2 через диоды 15 — 19. Вторые входы элементов
1 — 5 соединены с соответствующими выходными шинами дешифратора 20. Эти же входы двух соседних элементов соединены через диоды 11 — 14.
При отсутствии сигнала на выходных шинах дешифратора 20 на:выходе элемента 10 присутствует сигнал в виде однополупериодных импульсов напряжения синусоидальной формы, частота следования которых равна частоте напряжения питания дроссельных магнитных логических элементов.
По регистру сигнал не проходит, поскольку на элемент 1 подается только один входной сигнал. Выход элемента 10 является и выходом преобразователя. Полярность сигнала отрицательная.
При поступлении на вход дешифратора цифрового кода на соответствующей выходной шине дешифратора появляется напряжение, которое поступает на вход одного из элементов 1 4 К, (К вЂ” порядковый номер элементов) и через диоды 11 — 14 — на входы предыдущих элементов 1 — 3 (К вЂ” 1). На входах элементов (К+1), (К+2) ... сигнал отсутствует.
Первый выходной импульс элемента 10, совпавший с появлением напряжения на выходе дешифратора, проходит по части регистра че4 рез элементы 1, б, 2, 7,... Через диоды 11, 12... этот импульс поступает на вход элемента 10, запрещая появление сигналов на его выходе. Следующий импульс появится на выходе элемента 10 (на входе преобразователя) после того, как предыдущий импульс пройдет через элемент 5.
Выходные шины дешифратора подсоединены ко входам элементов 1 — 5 таким образом, 10 что чем выше номер элемента, тем большее число в цифровом коде на входе дешифратора соответствует шине, подсоединенной ко входу этого элемента. Поэтому на выходе преооразователя интервал времени между им15 пульсами пропорционален числу, поданному в цифровом коде на вход дешифратора.
П ip е д м е т и з о б р е т е.н и я
Преобразователь цифрового кода во вре20 менной интервал, содержащий дешифратор, дроссельные двухтактные магнитные логические элементы и диоды, отличающийся тем, что, с целью упрощения устройства, выходы дешифратора соединены между собой через
25 диоды и подключены к входам логических элементов, выполняющих операцию логического умножения, выходы которых через диоды соединены с входом логического элемента, выполняющего операцию логического отрицания.

