Устройство для измерения ускорений
Изобретение относится к области приборостроения и может быть использовано в системах стабилизации, навигации и стабилизации, навигации и наведения в качестве чувствительного элемента. Устройство содержит аналоговый и цифровой каналы. Цифровой канал содержит схему синхронизации и последовательно соединенные по информационным входам первый дискретизатор, сумматор, второй дискретизатор, компаратор, асинхронный D-триггер, схему совпадения, реверсивный счетчик и итоговый регистр. В аналоговый канал введены интегратор, стабилизирующий фильтр и преобразователь напряжение-ток, включенные последовательно. Наличие дискретизаторов приводит к запоминанию информации на время преобразования, что исключает апертурную ошибку, связанную с изменением входной информации, что в свою очередь повышает точность измеренной величины. Устройство содержит накопитель цифровой информации, что уменьшает ошибку измерения, связанную с искажением входной информации на частотах входного сигнала, близкой к времени преобразования информации. Происходит усреднение входной информации в процессе ее накопления, что также повышает точность. 1 табл., 2 ил.
Изобретение предназначено для применения в качестве элемента в системах стабилизации, наведения и навигации. Изобретение может найти применение в приборах измерения механических величин компенсационного типа.
Известно устройство для измерения ускорении, (патент РФ N 2098833, кл. 6 T 01 P 15/13, опубл. 10.12.97), содержащее чувствительный элемент, включающий в себя два неподвижных электрода и подвижную пластину, три усилителя, два резистора, при этом выход первого усилителя подключен к первому резистору, а вход второго усилителя соединен со вторым резистором и является выходом устройства. Для повышения помехоустойчивости при воздействии электрических помех в него введен источник опорного напряжения, генератор электрического сигнала, две транзисторные пары, три резистора, два конденсатора, позволяющих за счет охвата усилителей отрицательной обратной связью, осуществить компенсацию электрических помех. Недостатком данного устройства является низкая точность измерения, так как выбор коэффициента усиления в жесткой отрицательной обратной связи ограничен условием устойчивости системы. Кроме того, устройство содержит аналоговый канал обработки информации, что приводит к низкой точности измерения, так как не производится запоминание информации за время ее преобразования и ее осреднение в процессе накопления. Наиболее близким по техническому решению является устройство (авт.св. N 742801, опубл. в бюл. изобретений N 23, 1980), содержащее чувствительный элемент, датчик угла, интегрирующий усилитель обратной связи, датчик момента, дополнительный интегрирующий усилитель, электронный ключ, пороговый элемент, причем первый выход датчика угла подключен через интегрирующий усилитель обратной связи к датчику момента, а второй выход датчика угла через пороговый элемент, дополнительный интегрирующий усилитель подключены к управляющему входу электронного ключа. Недостатком устройства является низкая точность измерения, обусловленная точностью работы интегрирующих аналоговых усилителей и порогового элемента. Кроме того, точность измерения зависит от параметров схемы электронного ключа, осуществляющего выборку информации. Основная погрешность устройства связана с конечностью времени заряда конденсатора интегрирующего усилителя. Эта погрешность приводит к апертурной ошибке, свойственной подобной схеме выборки и обработки информации. Настоящее изобретение решает задачу повышения точности измерения ускорения. Это достигается тем, что в устройство для измерения ускорений, содержащее аналоговый канал, включающий последовательно соединенные чувствительный элемент, датчик угла и усилитель, датчик момента, введен цифровой канал, содержащий схему синхронизации и последовательно соединенные по информационным входам первый дискретизатор, сумматор, второй дискретизатор, компаратор, асинхронный D-триггер, схему совпадения, реверсивный счетчик и итоговый регистр, а в аналоговый канал дополнительно введены последовательно соединенные интегратор, стабилизирующий фильтр и преобразователь напряжение - ток, причем выход преобразователя напряжение - ток соединен со входом датчика момента, выход усилителя соединен со входом интегратора, второй выход которого, являющийся аналоговым выходом, соединен с первым входом первого дискретизатора, вторые входы первого дискретизатора, сумматора, второго дискретизатора, компаратора, итогового регистра, реверсивного счетчика, схемы совпадения соединены соответственно с первым, вторым, третьим, четвертым, пятым, шестым и седьмым выходами схемы синхронизации, второй выход первого дискретизатора соединен с первым входом схемы синхронизации, второй выход асинхронного D-триггера соединен со вторым входом схемы синхронизации, а выход итогового регистра является выходом цифрового кода. Введение в отрицательную обратную связь интегратора со стабилизирующим фильтром обеспечивает устойчивость устройства для измерения ускорений. Повышение точности осуществляется за счет астатизма первого порядка (интегратор в обратной цепи), а также за счет формирования в устройстве аналогового и цифрового выходов. На фиг. 1 изображена блок-схема устройства; на фиг. 2 - структурная схема устройства. Предлагаемое устройство содержит чувствительный элемент 1, выполненный в виде маятника, датчик угла 2, выход датчика угла 2 соединен с входом усилителя 3, выход которого соединен с входом интегратора 4, первый выход интегратора 4 соединен с входом стабилизирующего фильтра 5, выход которого связан с входом преобразователя напряжение - ток 6, а выход преобразователя напряжение - ток 6 соединен с входом датчика момента 7, второй выход интегратора 4 соединен с первым входом первого дискретизатора 8, первый выход которого соединен с первым входом сумматора 9, выход сумматора 9 соединен с первым входом второго дискретизатора 10, выход второго дискретизатора 10 соединен с первым входом компаратора 11, выход компаратора 11 соединен с входом асинхронного D-триггера 12, второй и третий выходы D-триггера 12 соединены с первым и вторым входами схемы совпадения 13, первый и второй выходы схемы совпадения 13 соединены соответственно с первым и вторым входами реверсивного счетчика 14, выход реверсивного счетчика 14 является первым входом итогового регистра 15, второй вход которого соединен с пятым выходом схемы синхронизации 16, второй вход первого дискретизатора 8 соединен с первым выходом схемы синхронизации 16, второй выход первого дискретизатора 8 является первым входом схемы синхронизации 16, второй вход сумматора 9 соединен со вторым выходом схемы синхронизации 16, второй вход второго дискретизатора 10 соединен с третьим выходом схемы синхронизации 16, второй вход компаратора 11 соединен с четвертым выходом схемы синхронизации 16, первый выход асинхронного D-триггера 12 соединен со вторым входом схемы синхронизации 16, третий вход схемы совпадения 13 соединен с седьмым выходом схемы синхронизации 16, третий вход реверсивного счетчика 14 соединен с шестым выходом схемы синхронизации 16, второй вход итогового регистра 15 соединен с пятым выходом схемы синхронизации 16. Внутреннее содержание блоков, реализующих устройство для измерения ускорения, описаны в книге Майоров, С.А. Новиков Г.И Принципы организации цифровых машин. Л.: Машиностроение, 1974. 432 с. Схема синхронизации - 64 с., асинхронный D-триггер - 64-67 с., регистры - 113., сумматоры - 152 с., компараторы -151 с, функциональная схема дискретизатора описана в книге Карташев В.Г. Основы теории дискретных сигналов и цифровых фильтров М: Высшая школа, 1982, с. 18-29. Кроме того, блоки описаны в книге П. Хоровиц. У.Хилл: Искусство схемотехники, М: Мир., т. 1-3, 1993 г. Устройство для измерения ускорений работает следующим образом. При действии ускорения W на чувствительный элемент 1, выполненный в виде маятника, действуют инерционный момент, равный mlW (l, m - длина и масса маятника). Под действием этого момента происходит отклонение чувствительного элемента 1 на угол



N, NS - цифровой код, накопленный цифровой код;
U



n - разрядность однократного преобразователя (разность счетчика);
KS - число суммирований;
А - амплитуда пилы;
INT(Uд, tд KS ft/A) - целая часть от произведения напряжения дискретизации за время дискретизации на число суммирования и тактовую частоту, деленное на амплитуду пилы;
B1 =



Ci=Uд+B1

NS =

N=INT(

На вход устройства поступает относительное ускорение W/g (g - ускорение силы тяжести). Величина этого ускорения действует на чувствительный элемент, динамика работы которого определяется двумя постоянными времени T1 и T2. Отклонение чувствительного элемента фиксируется датчиком угла с коэффициентом передачи K



Kуp/(Tуp2 +2

где Kу - коэффициент усиления, Tу,

K3/(Т3p+1),
где Kэ = Kу/2


Полосовой усилитель имеет ограничения по выходному сигналу

(T'rp+1)(Tфp+1)/Tиp,
где - Ти > T'г; Tи > Tф. Параметры интегратора выбраны таким образом, чтобы обеспечить равенство Т2=T'2. Постоянная времени Тф обеспечивает необходимые запасы устойчивости аналогового канала устройства для измерения ускорений. Сигнал с выхода интегратора U через коэффициент обратной связи поступает в цепь компенсирующей обратной связи. В фиксированные моменты времени сигнал с выхода интегратора запоминается в дискретизаторе на время преобразования (Uд). Дискретизированный сигнал Uд складывается с сигналом со схемы синхронизации, преобразуется в длительность






В структурной схеме использованы следующие обозначения:
T2=ТоТи/KоКос, 2

T0 = T1/(1+K

K0 = K


Амплитуда частотной характеристики A(


Если выбрать параметры устройства так, чтобы выполнялось условие 2T2




Потребуем, чтобы A(



С учетом значения относительной ошибки параметры эквивалентной структурной схемы определятся, как:

При параметрах n=12; KS=27-1 получим


T


На частоте полезного сигнала






Величины ошибок рассчитываются при следующих отношениях. Примем значения


Kос = 0,01; Uд = 0,09A



A=10
Относительная ошибка



Относительная ошибка цифрового канала устройства


Суммарная относительная ошибка цифрового канала устройства


Результаты расчета ошибок устройства сведены в таблицу. Из таблицы следует, что




Суммарная ошибка




tд=KS(2n-1)/tT=(27-1)(212-1)/ 10


При этом период синусоиды (входная информация)



Nопроса = (2


(6 значений опроса 1/4 синусоиды приведены в таблице). Время преобразования вторым дискретизатором цифрового канала предлагаемого устройства составило
tдв=tд/KS=5.2


и будет в 127 раз меньше времени первой дискретизации. Предлагаемое устройство для измерения ускорения с 12-ти разрядным преобразованием по точности будет эквивалентно устройству для измерения ускорений с 19-ти разрядным преобразователем. Таким образом, введение в устройство цифрового канала, содержащего первый дискретизатор, сумматор, второй дискретизатор, компаратор, синхронный D-триггер, схему совпадения, реверсивный счетчик, итоговый регистр, схему синхронизации, а также введение аналогового канала, содержащего интегратор, стабилизирующий фильтр, позволило повысить точность измерения за счет сканирования аналогового сигнала в цифровой код. Наличие дискретизаторов приводит к запоминанию информации на время преобразования, что исключает апертурную ошибку, связанную с изменением входной информации, что в свою очередь увеличивает точность измеряемой величины (ускорения). Устройство содержит накопитель цифровой информации, что уменьшает ошибку измерения, связанную с искажением входной информации на частоте входного сигнала, близкой к времени преобразования информации. В предлагаемом устройстве происходит усреднение входной информации в процессе ее накопления, что также повышает точность.
Формула изобретения
РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3