Цифровой измеритель частоты
Изобретение относится к измерительной технике и приборостроению и прдназначено для измерения частоты импульсных сигналов. Технический результат выражается в применение в измерителе кодирования чисел в форме с плавающей запятой, что сохраняет постоянной разрядную сетку измерителя практически в неограниченном диапазоне измерения. Сущность: введение дополнительного двоичного счетчика позволяет формировать модуль порядка кода измеряемой частоты и определять знак порядка. Переключатель обеспечивает правильное функционирование этого счетчика при смене знака порядка. Введение же триггера дает возможность фиксировать знак порядка. 1 ил.
Изобретение относится к измерительной технике и приборостроению и предназначено для измерения частоты импульсных сигналов.
Известно устройство для измерения частоты, содержащее импульсный датчик, два счетчика, коммутатор, регистр памяти, генератор импульсов, дешифратор, элемент И и элемент ИЛИ, измеряющее частоту только на интервалах времени, кратных 2K, посредством сдвига кода расстояния K раз (см. авт. св. СССР N 1053007, кл. G 01 P 3/489, 1983). Недостатками устройства являются значительная приборная погрешность, обусловленная большой дискретностью измерения, и невозможность измерения на произвольных интервалах времени. Известен также цифровой измеритель частоты, содержащий генератор импульсов времени, управляемый делитель частоты, первый двоичный счетчик, программируемую память и регистр памяти, причем установочный выход управляемого делителя частоты соединен с сбросовым входом первого двоичного счетчика и входом записи информации регистра памяти и является входом устройства, выход генератора импульсов времени через делитель частоты включен на суммирующий вход первого двоичного счетчика, выходными разрядами, кроме старшего, соединенного с адресными разрядами памяти, а выходом переполнения - с управляющим входом делителя частоты (см. авт. св. СССР N 1278717, кл. G 01 P 3/489, 1986). Недостатком цифрового измерителя частоты является увеличение разрядности элементов схемы, прежде всего, коммутатора и регистра результата, при расширении диапазона и увеличении точности измерения, обусловленное заложенным в принцип действия измерителя кодирования чисел в форме с фиксированной запятой. Это усложняет или делает невозможным сопряжение измерителя с компьютерной техникой, имеющей определенную разрядность, и увеличивает объем коммутатора настолько, что он становится практически нереализуемым. Задачей, на решение которой направлено предлагаемое изобретение, является поддержание пространства разрядной сетки измерителя при расширении диапазона измерения и при увеличении точности измерения. Технический результат, достигаемый при решении поставленной задачи, выражается в измерителе кодирования чисел в форме с плавающей запятой, что сохраняет постоянной разрядную сетку измерителя в неограниченном диапазоне измерения. Поставленная задача решается тем, что цифровой измеритель частоты, содержащий генератор импульсов времени, управляемый делитель частоты, первый двоичный счетчик, программируемую память и регистр памяти, причем установочный вход управляемого делителя частоты соединен с сбросовым входом первого двоичного счетчика и входом записи информации регистра памяти и является входом устройства, выход генератора импульсов времени через делитель включен на суммирующий вход первого двоичного счетчика, входными разрядами, кроме старшего, соединенного с адресными разрядами памяти, а выходом переполнения - с управляющим входом делителя частоты, отличается тем, что в него введены второй двоичный счетчик, переключатель и триггер, причем вход устройства соединен с входами разрядов второго счетчика и сбросовым входом триггера, выходы разрядов памяти включены на входы разрядов регистра, выход переполнения первого счетчика связан с информационным входом переключателя, управляющий вход которого соединен с выходом триггера, а первый и второй выходы - с вычитающим и суммирующим соответственно выходами второго счетчика, выход обнуления которого включен на установочный вход триггера, а выходы разрядов второго двоичного счетчика и выход триггера заведены на входы разрядов регистра. При этом введение в отличительную часть формулы изобретения дополнительных элементов с соответствующими связями позволяет решить следующие функциональные задачи. Введение второго двоичного счетчика позволяет формировать модуль порядка кода измеряемой частоты и определять знак порядка. Переключатель обеспечивает правильное функционирование второго счетчика при смене знака порядка. Введение же триггера дает возможность фиксировать знак порядка. Сопоставительный анализ признаков заявляемого решения и признаков аналога и прототипа свидетельствует о его соответствии критерию "новизна". На чертеже приведена функциональная схема цифрового измерителя частоты. Цифровой измеритель частоты содержит генератор импульсов времени 1 эталонной частоты, управляемый делитель частоты 2, первый двоичный счетчик 3, программируемую память 4, регистр памяти 5, переключатель 6, второй двоичный счетчик 7 и триггер 8. Каждый импульс с выхода ">" переполнения счетчика 3 увеличивает вдвое коэффициент деления делителя частоты 2 и посредством переключателя 6 уменьшает на единицу порядок кода измеряемой частоты. Частота импульсов f находится как величина обратная отрезку времени t, измеренному между соседними импульсами на входе устройства f = C/t, (1) где C - коэффициент пропорциональности. Время t определяется числом импульсов генератора 1, записанным в счетчик 3. Согласно принципу действия измерителя времени t разделено на интервалы по закону двоичного ряда 2k+i-2



где
Mf - мантисса кода;
Pf - модуль порядка кода;
SignPf - знак порядка кода (+ или -). Согласно схеме измерителя мантисса Mf извлекается на памяти 4, модуль полрядка Pf формируется в счетчике 7, знак порядка SignPf определяется состоянием триггера 8 и все они - Mf, Pf, SignPf - записываются в регистр 5. Цифровой измеритель частоты работает следующим образом. Предварительно в память 4 записываются 2k-1 значений Mf для самых больших f (формула 3), соответствующих первому временному интервалу. В счетчике 3 соответственно K разрядов. При появлении импульса на входе устройства начинается очередной интервал измерения. Этим импульсом схема приводится в исходное состояние: в регистр 5 заносятся измеренные на предыдущем интервале значения Mf, Pf, SignPf, обнуляется счетчик 3, устанавливается единичный коэффициент деления делителя 2, в счетчике 7 устанавливается значение Pf первого интервала и триггер 8 обнуляется. Нулевой сигнал на выходе триггера означает положительный знак порядка (в области наивысших частот - наибольший порядок, следовательно, наибольшее значение Pf и SignPf положителен). Подаваемый с выхода триггера 8 на управляющий вход V переключателя 6 нулевой сигнал устанавливает переключатель 6 в положение, при котором информационный вход C коммутируется со входом "-" счетчика 7. Каждый импульс генератора 1 проходит через делитель 2 на суммирующий вход счетчика 3. Код времени t в счетчике 3, за исключением старшего разряда, является адресом той ячейки памяти 4, в которой записана мантисса Mf соответствующего значения f=C/t. Действительно, согласно (3), f= C/2k-1 является первым измеряемым значением, а поэтому соответствующее значение Mf записано в первую ячейку памяти 4 с нулевым адресом, т.е. разряд 2k-1 не должен входить в адресный код (все остальные разряды обнулены). Поэтому после каждого импульса генератора 1 на выходах памяти 4 будет код соответствующего значения Mf. Если очередной входной импульс, фиксирующий конец текущего и начало следующего интервалов измерения частоты, появляется при t<2, то он заносит коды Mf, Pf и SignPf с выходов памяти 4, счетчика 7 и триггера 8 в регистр 5, обнуляет счетчик 3 и триггер 8 и подтверждает исходное состояние делителя 2. При t










Согласно (6) ошибка конечна, зависит от объема памяти и максимальна при i




Формула изобретения
РИСУНКИ
Рисунок 1