Цифро-аналоговое устройство
217750
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
РеспуФдик
Зависимое от авт. свидетельства ¹
Заявлено 20.III.1967 (№ 1142204/26-24) с присоединением заявки №
Приоритет
Опубликовано 07 V.1968. Бюллетень № 16
Дата опубликования описания 14ХПИ968
Кл. 42m, 1/00
МПК О 061
УДК 681.34
Комитет по лолам изобретений и открытий при Совете тлииистров
СССР
Автор изобретения
Ю. Я. Любарский
Всесоюзный научно-исследовательский институт электроэнергетики
Заявитель
ЦИФРО-АНАЛОГОВОЕ УСТРОИСТВО
Известны цифро-аналоговые устройства, содержащие аналоговые сумматоры и пороговые схемы.
Предложен«oe устроиство отличается or известных тем, что оно содержит амплитуднопозиционные сумматоры, в которых пороговые схемы переноса включены между разрядными аналоговыми сумматорами, и амплитудные восстановители, включенные между амплитудно-позиционными сумматорами и измерительными приборами, а также тем, что поротовая схема соединена со схемой, выбора максимума старших разрядов слагаемых, а между каждыми двумя соседними разрядными аналоговыми сумматорами включены также две пороговые схемы, имеющие общие входы с разрядным сумматором младшего из двух соседних разрядов. Это повышает точность и быстро действие устройства, а также расширяет класс решаемых задач.
На фиг. 1 изображена структурная схема амплитудно-позиционного сумматора, предназначенного для сложения двух положительных трехразрядных чисел, представленных в амплитудно-позиционной форме.
На фиг. 2 изображена схема устройства, обеспечивающая сложение и вычитание как положительных, так и отрицательных величин.
Условные обозначения к фиг. 1;
1, 2, 8 — аналоговые усилители —.сумматоры соответственно 1-го, 2-го и 3-го разрядов, 4, 5, б — пороговые элементы, 7, 8, 9, 10— разряды суммы.
Поорого вые элементы 4, 5 и б включены
5 .между а налоговыми усилителями-,сумматорами 1, 2 и 8. На вход каждого порогового элемента подаются соответствующие разряды слагаемых величи|н, опорное напряжение, а также выходное напряжение предыдущего
10 по рогового элемента.
При превышении выходного напряжения разрядного усилителя-.сумматора над некоторым предельным напряжением, принятым за единицу, пороговый элемент обеспечивает
15 вычитание единицы из выходного напряжения этого разрядного усилителя и одновременное прибавление .к выходному напряжению следующего разрядного усилителя (старшего разряда) напряжения, равного 0,1.
20 Старший, разряд 10 суммы образуется выходом порогового элемента предыдущего разряда, Аналогичным образом может быть построен сумматор с числом разрядов больше трех
25 (увеличивается число усилителей-сумматоров и пороговых элементов) . Для сложения трех и более чисел в амплитудно-позиционной форме следует использо вать последовательное соединение нескольких амплитудно-позицион30 ных сумматоров, 217750
Описанные выше сумматоры предназначены для су:ммирования только голожительных (или только отрицательных) чисел.
Для устранения этого недостатка схема амплитудно-позиционного сумматора видоизменяется так, чтобы он был способен производить как сложение, так и вычитание двух чисел, положительных или отрицательных (фиг. 2).
Условные обозначения к фиг. 2:
:11 — разрядные усилители-сумматоры; 12— пороговые элементы, обеспечивающие перенос на сложение; 18 — — пороговые элементы, обеспечивающие перенос на вычитание; 14 — пороговый элемент, обеспечивающий изменение опорного напряжения пороговых элементов 18;
15, 15, 17 — логические схемы (выбор, максимума); 18- — инвертор.
Младшие разряды слагаемых и суммы, представлены напряжением, амплитуда .которого может изменяться непрерывно. В остальных разрядах слагаемых и суммы амплитуда напряжения может принимать одно из до пустимых значений, Лмплитудно-позиционный сумматор состоит из ряда разрядных усилителей-сумматоров 11, между которыми включены два по роговых элемента, на входы которых подаются младшие из соседних разрядов слагаемых. Пороговый элемент 12 осуществляет перено с на сложение, а элемент 18- — на вычитание. При этом у порогoBbIx элементов, осуществляющих перенос на сложение, опорное напряжение постоянно и равно минус 1, а у по роговых элементов, осуществляющих перенос на вычитание. опорным напряжением является выходное напряжение специального порогового элемента 14.
IIa вход порогового элемента 14 подается напряжение с выхода логической схемы 15 (выбор максимусаj, .имеющей выходами ста ршие разряды слагаемых. Выход порогового элемента 12 старшего разряда через логическую ключевую схему 17, управляемую выходом порогового элемента 14, .присоединен ко входам разрядных усилителей-сумматоров разрядов и... 2, 1, к разрядам n... 2 — с коэффициентом передачи 0,9, а к младшему разряду 1 — с коэффициенто м l,а через логиче
5 скую ключевую схему 1б; управляемую выходом и нверюра 18 сигнала порогового элвмен та 14, присоединен ко входу усилителя-сумматора:старшего разряда +1.
Для переноса на сложение входы порого10 вых элементов 12 каждого разряда .присоединены ко входу усилителя-сумматора этого разряда с коэффициентом передачи 1, а выходы — ко входам усилителя-сумматора и порогового элемента следующего старшего
15 разряда с коэффициентом передачи 0,1.
Для переноса на вычитание входы пороговых элементов 18 каждого разряда присоединены ко входу усилителя-сумматора этого разряда (коэффициент передачи 1), а выхо20 ды пороговых элементов — ко входам усилителя-сумматора и порогового элемента 18 следу ющего младшего разряда (коэффициент передачи равен 0,1).
Предмет изобретения
1. Цифро-аналоговое устройство, содержащее аналоговые сумматоры и пороговые схемы, отличающееся тем, что, ic целью повышения точности и быстродействия устройства, 30 оно содержит амплитудно-позиционные сум маторы, в которых пороговые схемы переноса включены между разряд ными аналоговыми сумматорами, и амплитудные .восстановители, включенные между амплитудно.-позиционны35 ми сумматорами и измерительными приборами.
2. Устройство по п. 1, отличающееся тем, что, с целью расширения класса решаемых задач, пороговая схема соединена со схемой
40 выбора максимума старших разрядов слагаемых, а между каждыми двумя соседними разрядными аналоговыми сумматорами включены также две пороговые схемы, имеющие общие входы с разрядным сумматором млад45 щего из двух соседних разрядо в.
217750
Составитель В. П. Назарова
Редактор T. Г. Горшкова Техред P. М. Новикова Корректоры; A. П. Татаринцева и Н. В. Босняцкая
Заказ 2034/16 Тираж 530 Подписное
ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР
Москва, Центр, пр, Серова, д. 4
Типография, пр, Сапунова, 2


