Устройство автоматической подстройки частоты
Использование: радиотехника, демодуляторы фазоманипулированного сигнала. Устройство автоматической подстройки частоты содержит смесители 1-4, фильтры низкой частоты 5-8, образующие многоканальный коррелятор 10, опорный многофазный генератор 9, инверторы 11 и 12 и компараторы 14-17, образующие формирователь сигнала 18, дешифратор 19, блок памяти 20, дополнителдьный блок памяти 21, различитель направления набега фазы 22 и формирователь управляющего сигнала 23 и при осуществлении обеспечивает повышение помехоустойчивости и достоверности принимаемой информации в условиях шума за счет исключения из обработки наименьшей проекции сигнала на четвертую опорную координатную ось. 2 ил., 1 табл.
Изобретение относится к радиотехнике и может быть использовано в демодуляторах фазоманипулированных сигналов для автоматической подстройки частоты (АПЧ) опорного генератора под частоту принимаемого сигнала, имеющего доплеровский сдвиг частоты или другую нестабильность частоты.
Известны устройства для АПЧ [1,2] Недостатком известных устройств является сравнительно недостаточная помехоустойчивость. Наиболее близким по технической сущности к заявляемому устройству является выбранное в качестве прототипа устройство определения знака разности двух частот [1] содержащее четыре входных смесителя, блок выбора максимального сигнала, входы которого через фильтры соединены с выходами соответствующих входных смесителей, первые входы которых объединены, а вторые входы соединены с соответствующими четырьмя первыми выходами опорного многофазного генератора, восемь элементов памяти, выходы которых подключены к одним входам различителя направления набега фазы, другие входы которого подключены соответственно к выходам блока выбора максимального сигнала и к информационным входам восьми элементов памяти, управляющие входы которых соединены с первым выходом блока тактовой синхронизации, вход которого соединен со вторым выходом опорного многофазного генератора, а второй и третий выходы блока тактовой синхронизации подключены соответственно к третьему и четвертому входам различителя направления набега фазы, выходы которого подключены к входам формирователя управляющего сигнала, выход которого подключен к входу опорного многофазного генератора. Блок выбора максимального сигнала содержит формирователь сигнала в виде четырех усилителей-ограничителей, преобразующих аналоговый сигнал в цифровую форму, и дешифратор, состоящий из четырех инверторов и восьми элементов И. Целью изобретения является повышение помехоустойчивости и достоверности принимаемой информации в условиях шума. Указанная цель достигается тем, что устройство АПЧ, содержащее многоканальный коррелятор, первый, второй, третий и четвертый компараторы, выходы которых подключены к входам дешифратора, выходы которого подключены к информационным входам памяти, выходы которого соединены с одними входами различителя направления набега фазы, выходы которого соединены с входами формирователя управляющего сигнала, выход которого соединен с входом опорного многофазного генератора, первые выходы которого подключены к вторым входам многоканального коррелятора, а первый вход является входом устройства, второй выход опорного многофазного генератора подключен к входу синхронизатора, первый выход которого подключен к управляющему входу блока памяти, дополнительно содержит первый и второй инверторы, вход первого из которых подключен соответственно к первому выходу многоканального коррелятора и второму входу второго компаратора, а вход второго к четвертому выходу многоканального коррелятора и первому входу третьего компаратора, второй вход которого объединен с первым входом первого компаратора и подключен к второму выходу многоканального коррелятора, третий выход которого подключен к объединенным первому входу второго компаратора и второму входу четвертого компаратора, первый вход которого соединен с выходом первого инвертора, а выход второго инвертора подключен к второму входу первого компаратора, дополнительный блок памяти, выходы которого подключены к другим входам различителя направления набега фазы, а информационные входы подключены к выходам блока памяти, и управляющий вход дополнительного блока памяти соединен с вторым выходом синхронизатора. Сущность изобретения заключается в следующем. В прототипе [1] местоположение вектора сигнала на фазовой плоскости определяется по знакам четырех его проекций, одна из которых может быть соизмерима с уровнем шума, а при совпадении вектора сигнала с опорной координатной осью может быть равна нулю. В этом случае возможна ошибка в определении фазового угла, что приводит к ошибкам системы синхронизации по частоте. В предлагаемом устройстве местоположение вектора сигнала определяется по знакам четырех компараторов, на входы которых подаются проекции сигнала с взаимоортогональных подканалов. Одна из проекций сигнала всегда больше

Формула изобретения
Устройство автоматической подстройки частоты, содержащее многоканальный коррелятор, первый четвертый компараторы, выходы которых подключены к входам дешифратора, выходы которого подключены к информационным входам блока памяти, выходы которого соединены с одними входами различителя набега фазы, выход которого соединены с входами формирователя управляющего сигнала, выход которого соединен с входом опорного многофазного генератора, первые выходы которого подключены к вторым входам многоканального коррелятора, а первый вход является входом устройства, второй выход опорного многофазного генератора подключен к входу синхронизатора, первый выход которого подключен к управляющему входу блока памяти, отличающееся тем, что дополнительно содержит первый и второй инверторы, вход первого из которых подключен соответственно к первому выходу многоканального коррелятора и второму входу второго компаратора, а вход второго к четвертому выходу многоканального коррелятора и первому входу третьего компаратора, второй вход которого объединен с первым входом первого компаратора и подключен к второму выходу многоканального коррелятора, третий выход которого подключен к объединенным первому входу второго компаратора и второму входу четвертого компаратора, первый вход которого соединен с выходом первого инвертора, а выход второго инвертора подключен к второму входу первого компаратора, дополнительно блок памяти, выходы которого подключены к другим входам различителя направления набега фазы, а информационные входы подключены к выходам блока памяти, и управляющий вход дополнительного блока памяти соединен с вторым выходом синхронизатора.РИСУНКИ
Рисунок 1, Рисунок 2, Рисунок 3