Способ записи данных при тестировании устройства памяти и устройство для проверки памяти
Изобретение имеет средства записи данных, средства проверки данных и схему управления. Способ записи данных при тестировании устройства памяти содержит этапы генерирования разности напряжений между парой битовых линий B/L и и прямого запоминания данных на конденсаторе ячейки памяти. Прямая запись на битовых линиях может быть возможна по данному изобретению. Кроме того, каждая ячейка памяти может быть полностью проверена за один цикл, и время проверки может быть значительно снижено. 2 с. 2 з.п. ф-лы, 1 ил.
Изобретение относится к устройству памяти, такому, как оперативная память (DRAM), а точнее к способу, который может снизить время проверки устройства памяти с высокой плотностью и высокой степенью интеграции, и к схеме которая может испытывать устройства памяти.
Устройство памяти, интегрированное в процессах производства полупроводниковых устройств, требует применения различных прецизионных операций соответственно увеличению степени интеграции при производстве устройств памяти. В ходе этих процессов следует избегать попадания пыли или загрязнений. Но с увеличением плотности размещения элементов также возрастает и количество дефектов. Соответственно устройство памяти имеет внутреннюю схему для испытания устройства памяти. Если даже проверка устройства памяти ведется внутренними средствами, время проверки удлиняется пропорционально плотности интеграции. То есть при обычном контроле устройств памяти проверка идет по битам (х4, х8, х16) с использованием тестовых сигналов. Потраченное на это время увеличивается с плотностью интеграции х битов. Соответственно чем выше степень интеграции, тем больше время проверки, так как запись и считывание данных осуществляются х-битныи блоком через линии ввода-вывода и данные сравнивают друг с другом, чтобы найти ошибку. Целью данного изобретения является предложить способ записи в оперативное запоминающее устройство (ОЗУ) (DRAM), который может проверить нормальность или дефектность данных, а также уменьшить время проверки посредством записи и сравнения данных прямо на паре битовых линий без использования линий ввода-вывода при записи и считывании данных. Другой целью изобретения является предложить схему для испытания ОЗУ, выполненную согласно способу. Чтобы достичь вышепоставленных целей, данное изобретение заключается в способе записи данных при испытании устройства памяти. Способ содержит этапы генерации разности напряжений между парой битовых линий посредством выбора МОП-транзистора из схемы управления для прямой записи данных на пару битовых линий без использования линий ввода-вывода и прямого запоминания этих данных в конденсаторе ячейки памяти, выбранной линией слов. Данное изобретение далее заключается в способе записи данных при испытании устройства памяти. Способ содержит этапы прямого генерирования разности напряжений между парой битовых линий посредством выбора по меньшей мере одного МОП-транзистора из схемы управления, развития пары линий с уровнем напряжения питания (Vcc) или уровня земли (GND) посредством усилителя считывания и запоминания данных на конденсаторе ячейки памяти, выбранной посредством линии слова. Данное изобретение еще далее заключается в схеме для испытаний, включающей множество усилителей считывания, соединенных с парой битовых линий, множество ячеек памяти, соединенных с битовыми линиями и линией слова, множество МОП-транзисторов, включаемых в проводящее состояние выбором столбца в ответ на указанное множество ячеек памяти, чтобы подключить линии ввода-вывода к паре битовых линий соответственно, содержащее средства записи данных для записи данных, тогда как паре битовых линий сообщают уровень Vcc и уровень земли (GND) при использовании МОП-транзисторов, прямо соединенных с парой битовых линий, средства проверки данных, соединенные с выходом усилителя считывания для проверки данных, и схему управления для управления средствами записи данных и средствами проверки. По данному изобретению возможна прямая запись на битовые провода. Кроме того, каждая ячейка памяти может быть полностью проверена за один цикл, и время испытания может быть сильно снижено, так как данные записываются в каждую ячейку памяти, соединенную с выбранной линией слов, а ошибки проверяются на каждой битовой линии. Изобретение иллюстрируется чертежом, на котором изображена схема исполнения по этому изобретению. Подробное описание предпочтительного исполнения. Данное изобретение теперь будет подробнее описано по сопровождающей схеме. Как показано на чертеже, усилитель считывания 2 находится между парой битовых линий B/L и





Формула изобретения
1. Устройство для проверки памяти, содержащее усилитель считывания, ячейки памяти, блок управления, блок записи данных, причем информационные входы устройства подключены к входу блока управления, с первого по четвертый выходы которого подключены к первому, второму, третьему и четвертому входам признака состояния блока записи данных, первый выход которого подключен к информационному входу ячейки памяти, первый вход усилителя считывания является информационным входом-выходом блока записи данных и соединен с первой битовой линией устройства, входы питания и нулевого потенциала блока записи данных соединены с входами питания и нулевого потенциала устройства соответственно, вход управления ячейки памяти подключен к входу линии слов устройства, отличающееся тем, что устройство дополнительно содержит блок проверки данных, первый и второй информационные входы которого подключены к первому и второму выходам усилителя считывания соответственно, вход сброса устройства подключен к входу обнуления блока проверки данных, управляющий вход которого подключен к входу индикации дефекта устройства, выходы блока проверки данных подключены к информационным входам блока адресации столбца, управляющий вход которого подключен к входу выбора столбца устройства, выхода блока адресации столбца подключены к линии ввода-вывода устройства, пятый и шестой выходы блока управления соединены с первым и вторым соответственно входами признака состояния блока проверки данных, вторая битовая линия устройства через блок записи данных подключена к второму входу усилителя считывания. 2. Устройство по п. 1, отличающееся тем, что блок записи данных содержит четыре МОП-транзистора, причем два из них являются р МОП-транзисторами, истоки которых подключены к шине напряжения питания блока, а стоки первого и второго р-МОП-транзисторов подключены к первой и второй битовым линиям устройства соответственно, которые подключены к истокам первого и второго n - МОП-транзисторов, стоки которых подключены к шине нулевого потенциала блока, затворы первого и второго р МОП-транзисторов подключены к первому и третьему входам признака состояния блока, второй и четвертый входы признака состояния которого подключены к затворам первого и второго n МОП-транзисторов. 3. Устройство по п. 1, отличающееся тем, что блок проверки данных содержит два n МОП-транзистора, а затворы которых соединены с первым и вторым информационными входами блока соответственно, первый и второй управляющие входы блока соединены с истоками первого и второго n - МОП-транзисторов, стоки которых объединены и подключены к стоку третьего и затвору четвертого n МОП-транзисторов, сток которого подключен к шине нулевого потенциала блока и стоку третьего n МОП-транзистора, затвор которого соединен с входом обнуления блока, исток четвертого n - МОП-транзистора подключен к управляющему входу блока. 4. Способ записи данных при тестировании устройства памяти, заключающийся в том, что формируют электрический сигнал, пропорциональный разности напряжений пары битовых линий, путем выбора по крайней мере одного МОП-транзистора из множества первой группы МОП-транзисторов, над которыми осуществляют управление с помощью управляющих сигналов, которые формируют с помощью блока управления, на вход которого поступают сигналы входных данных, запись данных осуществляют в ячейку памяти при подаче соответствующего сигнала на выбранную линию слов, считывание данных из ячейки памяти осуществляют, используя усилитель считывания, отличающийся тем, что на каждую битовую линию подают либо потенциал питающего напряжения, либо потенциал земли и осуществляют прямую запись данных в ячейку памяти, после чего осуществляют считывание данных из ячейки памяти, в блоке управления фиксируют входные данные, под действием управляющих сигналов сравнивают считанные данные с зафиксированными в блоке управления с помощью по крайней мере одного МОП-транзистора второй группы, с помощью МОП-транзистора по результатам сравнения формируют суждение о наличии или отсутствии ошибки.РИСУНКИ
Рисунок 1