Приемник системы телеуправления
Изобретение относится к электросвязи и может быть использовано для приема сигналов телеуправления и связи на необслуживаемых объектах с ограниченным питанием . Целью изобретения является уменьшение энергопотребления. Сущность состоит в снижении энергопотребления за счет нахождения блока питания устройства в выключенном состоянии и работе его от накопителя при сохранении знака данного бита в следующей команде практически не требуется энергии для его .установки, а также ограничения длительности импульса срабатывания блока регистрации после его срабатывания. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ГОСУДАР СТВЕ ННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ а®еще
R%5g pgWN yg ьлиотик :
К АВТОРСКОМУ. СВИДЕТЕЛЬСТВУ (21) 4720591/24 (22) 16.06,89 (46) 23.10.92, Бюл. N. 39 (72) M,ß.Âåðòëèá и Ф.Г.Гордон (56) Новопашенный Г.Н, Информационные измерительные системы. — M,: Высшая школа, 1977, с.158, (54) ПР.ИЕМНИК СИСТЕМЫ ТЕЛЕУПРАВЛЕНИЯ (57} Изобретение относится к электросвязи и может быть использовано для приема сигналов телеуправления и связи на необслуИзобретение относится к области электросвязи и может быть использовано для приема сигналов телеуправления и связи на периферийных необслуживаемых объектах при ограниченном энергопотреблении приемника.
ЦелЪ изобретения — уменьшение энергопотребления.
На чертеже представлена функциональная схема устройства.
Устройство содержит блок 1 формирования стартовых и тактовых импульсов, распределитель, дешифратор 3, первой и второй усилители 4 и 5 мощности, бистабильный элемент 6 fl3MAT1 . автономный блок 7 питания, блок 8 накопления энергии, элемент 9 НЕ, блоки 101„,10м регистрации, Блок регистрации содержит элементы И
11 и 12, усилители 13 и 14 мощности, бистабильный элемент памяти.
Бистабильный элемент памяти выполняется, в частности. на поляризованном реле 15 с двумя обмотками и двумя /одной/ 16.. Ж 1770965 А1 (s>>s G 08 С 19/16 живаемых объектах с ограниченным питанием, Целью изобретения является уменьшение энергопотребления. Сущность состоит в снижении энергопотребления за счет нахождения блока питания устройства в выключенном состоянии и работе его от накопителя при сохранении знака данного бита в следующей команде практически не требуется энергии для его.установки, а также ограничения длительности импульса срабатывания блока регистрации после его срабатывания 1 ил и 17 контактными группами, блок накопления энергии выполняется, в частности, на конденсаторе 18, заряжаемом /подзаряжаемом/ через диоды 19 и 20. Бистабильный элемент памяти 6 содержит кон.актную группу 61.
° ИВИЙ
Устройство работает следующим образом. 3
Информационный сигнал через элемент О)
9 НЕ поступает на вход блока 1 формирова- © ния стартового и тактового импульсов, выход сброса и управляющий /тактовый/ ц1 выходы которого соединены с соответствующими входами распределителя 2, последний выход которого соединен с Ô управляющим /выключающим/ входом блока 1. С поступлением первого информационного импульса триггером 21 блока 1 запускается генератор 22 Этого элока и сбрасывается распределитель 2.
Блок 1 начинает вырабатывает управляющие /тактовые/ импульсы, с поступлением импульса с последнего выхода
1770965
10
55 распределителя 2 блок 1 прекращает их вырабатыватьть.
Информационные сигналы непосредственно и через элемент 9 HE поступают на первые входы, соответственно, первого и второго элементов И 11 и 12 в блоках
101...10 регистрации, на вторые входы этих элементов И поступают разрешающие импульсы с соответствующего выхода распределителя и на третьи входы этих элементов "И вЂ” разрешающее или запрещающее напряжение. /для cоответствующих элемен4:. рт. .овв И 11 и 12/ череа крнтактную группу бистабильного элемента памяти, Сигналы единицы и нуля с информационного входа в соответствующие моменты времени, определяемые распределителем проходят через тот из элементов И 11 и 12, который открыт по третьему входу, переключает бистабильный элемент памяти, после чего управляющим напряжением этого элемента соответствующий элемент И закрывается.
При этом открывается другой из элементов
И 11, 12, который пропустит противоположный информационный сигнал — до его поступления оба элемента И закрыты. При этом оба усилителя 13 и 14 мощности обеспечиваются. а бистабильный элемент памяти сохраняет приобретенное состояние.
Запомненные сигналы с выходов блоков регистрации поступают на дешифратор
3 /логическую матрицы/, с выходов которой по последнему тактовому импульсу, поступающему на управляющий вход дешифраторэ 3 с распределителя 2, осуществляется съем информации.
Кроме того, с момента начала поступления сигналов на входы дешифратора до момента съема информации через усилители 4 и 5 мощности включается бистабильный элемент 6 памяти. который выполняет автономный блок 7 питания, Выход этого блока и информационный вход устройства подключены к соответствующим входам блока
8 накопления энергии, который накапливает энергию и от информационных сигналов и от автономного блока 7 питания, и от этого блока 7 осуществляется питание элементов схемы. в частности, усилителей мощности.
Благодаря тому, что усилители 13 и 14 мощности всех блоков регистрации включаются лишь на время переключения бистабильного элемента, существенно меньшее, чем длительность сигнала, а также осуществляется дополнительное накопление энергии в блоке 8 от информационного сигнала
/например, путем подзаряда накопительного конденсатора/, уменьшается энергопотребление от автономного блока 7 питания.
Формула изобретения
1. Приемник системы телеуправления, содержащий блок формирования стартового и тактовых иM»ульсов, pàñïðåäåëитель, вход сброса, управляющий вход»л управляt ющий выход которого соединены с соответствующими выходами и управляющим входом блока формирования стартового и тактовых импульсов, дешифратор, информационные выходы которого являются выходами устройства, и группу блоков регистрации, содержащих первый и второй элементы И, первые входы которых соединены между собой и с соответствующим информационным выходом распределителя, вторые входы первых элементов И всех блоков регистрации соединены между собой и являются информационным входом устройства, и бистабильный элемент памяти, пстенциальный вход и информационный выход которого соединены соответственно с шиной нулевого потенциала и соответствующим информационным входом дешифратора, отличающийся тем, что, с целью уменьшения энергопотребления, введены элемент НЕ, первый и второй усллители мощности, бистабильный элемент памяти, автономный блок питания, блок накопления энергии, и в блока;. регистрации — первый и второй усилители мощности, вход элемента
НЕ и первый вход блока накопления энергии соединень» ме>кду со ай и с вторыми входами первых элементов И блоков pe истрации, выход элемента НЕ соединен с входом блока формирования стартового и тактовых импульсов и с вторыми входами вторых элементов И блоков регистрации, управляющи»1 вход дешифратора соединен с управляющим выходом распределителя и первый и второй управляющий выходь» — с входами соответственно первого и втораг усилителей мощности, первый и второй управляющие входы бистабильного элемента памяти соединены соответственно, с выходами первого и второго усилителей мощности, выход. — с входом автономного блока питания, и потенциальный вход язляется входом питания устройства, второй вход блока накопления энергии соедине.-» с выходом автономного блока питания и выход — с выходами питания всех блоков. в блоке регистрации первый и второй управляющие входы бистабильного элемента памяти соединены соответственно с выходами первого и второго усилителей мощности, и г ервый и второй управляющие выходы — с третьим входами соответственно первого и второго элементов И, выходь: первого и второго элементов И соединены с входами соответст1770965
Составитель В.Шишков
Техред M.Ìoðãåíòàë Корректор Н.Бучок
Редактор О.Стенина
Заказ 3743 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб.. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород. ул.Гагарина, 101 с венно, первого и второго усилителей мощности, 2. Приемник по п.1, от л ич а ю щи йс я тем, что бистабильный элемент памяти выполнен на поляризованном реле, входы 5 первой и второй обмоток которого являются
его соответствующими управляющими входами, первый и второй контакты контактной группы — соответственно, его потенциальным входом и выходом. 10
3. Приемник по п.1, от л и ч а ю щ и йс я тем, что бистабильный элемент блока регистрации выполнен на поляризованном реле, входы первой и второй обмоток кото- 15 рого являются его соответствующими уп1 равляющими входами, первый и QTQðîé контакты первой контактной группь — соответственно. его потенциальным входом и информационным выходом. первый и второй неподвижные контакты второй контактной группы — соответственно. первым и вторым управляющими входами, и подвижный к бнтакт является потенциальным входом бистабильного элемента памяти.
4. Приемник по п.1, о т л и ч а ю щ и йс я тем, что блок накопления энергии содержит два диода и конденсатор, первая обкладка которого соединена с шиной нулевого потенциала, вторая — с катодами диодов, аноды которых являются пгрвым и вторым входами блока.


